<C0FCC0DAB0E8BBEAB1E220B1B8C1B620377E39B0AD20B1B3BEC82836BFF C0CF20B0ADC0C7292E687770>
|
|
- 민 서
- 8 years ago
- Views:
Transcription
1 제 7 장중앙처리장치 (CPU) 정보처리 ( 산업 ) 기사 1. 중앙처리장치 중앙처리장치는컴퓨터각부분의작동을제어하고연산을수행하는핵심적인부분으로제어장치 (control unit) 과연산장치 (ALU: Arithmetic Logic Unit) 로구성된다. (1) CPU 의기본구조 1 제어장치는명령을해독하고제어신호를발생하여제어기능을수행한다. 2 연산장치는각종연산을실행한다. 3 레지스터는데이터를일시저장하는기능을수행한다. 4 버스는데이터를전달하는기능을수행한다. 2. 제어장치 (1) 명령어 (Instruction) 각명령어는 CPU 에의해실행될때필요한모든정보를포함하고있어야한다. 1 연산코드 (Operation Code) : 수행될연산을지정해준다. 2 오퍼랜드 (Operand) : 연산을수행하는데필요한데이터혹은데이터의주소를말한다. 각연산은한개혹은두개의입력오퍼랜드들과한개의결과오퍼랜드를가질수있다. (2) 오퍼랜드 (operand) 수에따른명령어의분류 1) 0- 주소명령어 1 연산자만으로명령어가구성되며스택구조의컴퓨터에서사용된다. 2 인스트럭션의길이가짧아서기억공간의이용이효율적이다. 3 연산속도가빠르다. 3 PUSH, POP 명령어사용한다. 4 수식은역폴리시형태 ( 후위표기법 ) 형태로바꾸어야한다. 5 주소부가없으나무조건스택을사용하므로묵시적주소라한다. 2) 1- 주소명령어 1 모든데이터처리가내장되어있는누산기 (accumulator : AC) 에의해이루어지는형식이다. 2 LOAD, STORE 명령어사용한다.
2 3) 2- 주소명령어 1 범용레지스터구조에서사용된다. 2 주소 1 에저장된내용과주소 2 에저장된내용을연산에사용하여주소 1 에기억시키는명령어형식이다. 3 계산결과를시험할필요가있을때 CPU 내에서직접시험이가능하므로시간을절약할수있다. 4 가장많이사용되는형식이다. 5 Move 명령어를사용한다. 4) 3- 주소명령어 1 범용레지스터구조에서사용된다. 2 프로그램의길이를짧게할수있고연산후입력자료가보존된다. 3 하나의명령을수행하기위해최소한 4 번의기억장치접근이필요하므로수행시간이길어특수목적용외에는별로사용되지않는다. (3) 주소지정방식 1) 묵시적주소지정방식 (implied addressing mode) 1 명령어실행에필요한데이터의위치를지정하지않아도묵시적으로정해져있다. 2 명령어의길이가짧다. 3 명령어의종류가제한적이다. 2) 즉시주소지정방식 (immediate addressing mode) 1 오퍼랜드필드의내용이연산에사용할실제데이터이다. 2 데이터의인출을위해기억장치접근이필요없으므로실행사이클이짧아진다. 3) 직접주소지정방식 (direct addressing mode) 1 명령어내의오퍼랜드필드의내용이데이터의유효주소가되는간단한방식이다. 2 데이터인출을위해한번의기억장치접근만필요하며, 유효주소결정을위한다른계
3 산이필요하지않다. 정보처리 ( 산업 ) 기사 4) 간접주소지정방식 (indirect addressing mode) 1 명령어의오퍼랜드필드에기억장치주소가저장되어있고, 그주소가가리키는기억장소에데이터의유효주소가저장되어있도록한다. 2 실행사이클동안에두번의기억장치접근이필요하다. 첫번째접근에서는주소를읽어오고, 두번째접근에서는그주소가지정하는위치로부터실제데이터를인출한다. 5) 레지스터주소지정방식 (register addressing mode) 1 연산에사용될데이터가레지스터에저장되어있으므로오퍼랜드필드의내용이레지스터번호이다. 6) 레지스터간접주소지정방식 (register-indirect addressing mode) 1 오퍼랜드필드가가리키는레지스터의내용이유효주소가된다. 7) 변위주소지정방식 (displacement addressing mode) EA = A + (R) 1 변위주소지정방식을사용하는명령어는변위를나타내는주소 A 와레지스터번호 R,
4 즉 2 개의오퍼랜드를가진다. 2 유효주소는 R 이가리키는레지스터의내용과변위 A 가더해져결정된다. 3 상대주소지정방식 (relative addressing mode) EA = A + (PC) PC 의내용은다음에실행할명령어의주소이고, 변위는그명령어의위치를기준으로한상대적인값이된다. 4 인덱스주소지정방식 (indexed addressing mode) EA = A + (IX) 인덱스레지스터의내용은그배열의시작주소로부터각데이터까지의거리를나타낸다. 5 베이스 - 레지스터주소지정방식 (base-register addressing mode) EA = A + (BR) 베이스레지스터 (BR) 의내용과변위 A 를더하여유효주소를결정한다. 3. 연산장치 (1) 연산장치의구성 1 연산장치는제어장치의지시에따라사칙연산과수식의참, 거짓을판단하는논리연산을수행하는장치이다. 2 누산기 (Accumulator), 가산기 (Adder), 데이터레지스터 (Data register), 상태레지스터 (Status Register) 등으로구성되어있다. (2) 연산의종류 1) 비수치적연산 : 논리적인연산 Move, And, Or, Xor, Complement, 논리적 Shift, Rotate 연산등 2) 수치적연산 : 산술연산사칙연산 (Add, Subtract, Multiply, Divide), 산술적 Shift 등 3) Unary 연산 : 단항연산
5 1 연산에사용되는수가한개인연산 2 Shift, Rotate, Complement, Move 등 4) Binary 연산 : 이항연산 1 연산에사용되는수가두개인연산 2 사칙연산, And, Or, Xor 등
6 제 7 장중앙처리장치 (CPU) 기출문제 1. 피연산자의위치 ( 기억장소 ) 에따라명령어형식을분류할때 instruction cycle time이가장짧은명령어형식은? 가. 레지스터-메모리인스터럭션나. AC 인스터럭션다. 스택인스트럭션라. 메모리-메모리인스트럭션 2. 1-주소명령어에서는무엇을이용하여명령어처리를하는가? 가. 누산기나. 가산기다. 스택라. 프로그램카운터 3. 주소설계시고려해야할점이아닌것은? 가. 주소를효율적으로나타낼수있어야한다. 나. 주소공간과기억공간을독립시킬수있어야한다. 다. 전반적으로수행속도가증가될수있도록해야한다. 라. 주소공간과기억공간은항상일치해야한다. 4. 명령어의주소 (address) 부를유효주소로이용하는방법은? 가. 상대주소나. 즉시주소다. 절대주소라. 직접주소 5. 프로그램카운터가명령어의주소부분과더해져서유효번지를결정하는주소지정방식은? 가. 레지스터주소지정방식나. 상대주소지정방식다. 간접주소지정방식라. 인덱스주소지정방식 6. 연산의종류를 unary연산과 binary연산으로구별할때다음중 binary연산을하는연산자가아닌것은? 가. Complement 나. OR 다. AND 라. Exclusive OR
7 제 8 장인터럽트와마이크로오퍼레이션 1. 인터럽트 (Interrupt) (1) 인터럽트 (Interrupt) 1 컴퓨터시스템에예기치않은일이발생했을때그것을 CPU 에게알려주는것이다. 2 인터럽트요청회로, 인터럽트처리루틴, 인터럽트서비스루틴으로구성된다. 3 중앙처리장치가현재실행중인프로그램의처리를강제적으로중단시키고, 특정주소에위치한프로그램을수행하게한다. (2) 인터럽트동작순서 1 인터럽트발생장치로부터인터럽트요청이있으면 2 현재수행중인프로그램상태를안전한기억장소에저장한다. 3 그리고, 인터럽트원인을분석하여, 해당된인터럽트서비스루틴을수행시켜조치를취한다. 4 인터럽트서비스루틴이끝나면, 미리보존된프로그램상태를복구시켜인터럽트당한프로그램의중단된곳에서부터프로그램을계속적으로수행한다. (3) 인터럽트의종류 1) 하드웨어 (hardware) 적인원인에의한인터럽트 1 Power Fail Interrupt( 정전 ) 2 Machine Check Interrupt 3 External Interrupt( 외부인터럽트 ) 4 I/O Interrupt 2) 소프트웨어 (software) 적인원인에의한인터럽트 1 Program Check Interrupt 2 Supervisor Call Interrupt (4) 인터럽트요청장치판별방법 1) 소프트웨어에의한방식 : 폴링 (Polling) 방식 1 하나의인터럽트처리루틴을두어서인터럽트발생시이를처리하는방식 \ 2 인터럽트가많을때시간이많이소요된다. 3 저속이지만우선순위변경이간단하다. 2) 하드웨어에의한방식 : 벡터인터럽트 (vector interrupt) 1 CPU 와 Interrupt 를요청할수있는장치사이에장치번호버스 (Device Code Bus) 를설치하여, 이버스를통하여요청장치의번호를 CPU 에알리는방식
8 2 중앙처리장치와인터럽트를발생할수있는모든장치간에장치번호버스를연결하여버스에서신호가발생시감지하여인터럽트를처리하는방식으로인터럽트벡터에인터럽트취급루틴으로분기하는명령어들이있어감지된장치와인터럽트의종류에따라해당루틴으로분기하여처리하는방식이다. 2. 마이크로오퍼레이션 명령어수행을위해중앙처리장치가의미있는상태변환을하도록하는오퍼레이션을원시적오퍼레이션 (primitive) 또는마이크로오퍼레이션이라고한다. (1) 명령어실행을위해기본적으로필요한 CPU 내부레지스터 프로그램카운터 (Program Counter : PC) 다음에인출할명령어의주소를갖는다. 명령어레지스터 (Instruction Register : IR) 가장최근에인출된명령어가저장되어있다. 기억장치주소레지스터 (Memory Address Register : MAR) PC 주소가시스템주소버스로출력되기전에일시적으로저장된다. 기억장치버퍼레지스터 (Memory Buffer Register : MBR) 기억장치에쓰여질데이터혹은기억장치로부터읽혀진데이터를일시적으로저장한다. 누산기 (Accumulator : AC) 데이터를일시적으로저장한다. (2) 명령실행순서 1 PC 에기억된주소를주소레지스터 (MAR) 에보낸다. MAR 이가리키는메모리의내용을자료레지스터 (MBR) 에저장한다. 2 자료레지스터 (MBR) 에있는명령을인스트럭션레지스터 (IR) 가인출한다. 3 IR 에기억된명령코드를디코더에보내해독시킨다. 4 명령실행을위해제어신호기는필요한장치에제어신호를발생시킨다. 5 주소처리기는다음실행할명령의주소를계산하여 PC 에기억시킨다. 6 현재명령이끝나면 1 번으로돌아가서다음명령을수행한다. 3. 명령어실행인출사이클 (Fetch cycle) - 간접사이클 (Indirect cycle) - 실행사이클 (execute cycle) - 인터럽트사이클 (Interrupt cycle)
9 (1) 인출사이클 (fetch cycle) t MAR PC 현재의 PC 내용을 CPU 내부버스를통해 MAR로보낸다. t MBR M[MAR], PC PC + 1 주소가지정하는기억장치로부터읽혀진명령어가데이터버스를통해 MBR에적재된다. PC의내용에 1을더하여다음명령어의주소를가리키게한다. t IR MBR MBR에저장되어있는명령어코드가명령어레지스터인 IR로이동된다. (2) 실행사이클 (execute cycle) 1) LOAD t MAR IR(addr) IR 의오퍼랜드 ( 주소 ) 를 MAR 로보낸다. t MBR M[MAR] 주소가가리키는기억장소로부터데이터를인출하여 MBR 로보낸다. t AC MBR MBR 의데이터를 AC 에적재한다. 2) ADD t MAR IR(addr) IR의오퍼랜드 ( 주소 ) 를 MAR로보낸다. t MBR M[MAR] 주소가가리키는기억장소로부터데이터를인출하여 MBR로보낸다. t AC AC + MBR 데이터와 AC의내용을더하고결과를다시 AC에저장한다. 3) STORE
10 t MAR IR(addr) 데이터를저장할기억장치의주소를 MAR로보낸다. t MBR AC 저장할데이터를 MBR로보낸다. t M[MAR] MBR MBR의내용을 MAR이지정하는기억장소에저장한다. 4) 제어 : 프로그램의실행순서로결정한다. t PC IR(addr) 분기할목적지의주소가 PC 로적재된다. (3) 간접사이클 (indirect cycle) 1 명령어에포함되어있는주소를데이터의주소가저장된기억장치주소로사용되는경우, 즉간접주소를사용할경우실행사이클이시작되기전에그주소를기억장치로부터읽어와야한다. 2 인출사이클과실행사이클사이에위치한다. (4) 인터럽트사이클 (interrupt cycle) 1 CPU 는한명령어의실행사이클을종료하고다음명령어를위한인출사이클을시작하기전에인터럽트요구신호가대기중인지를검사한다. 2 인터럽트요구가들어왔다면현재의명령어실행을끝내고, 다음에실행할명령어의주소 (PC) 를스택 (stack) 에저장한다. 인터럽트서비스루틴을호출하기위해루틴의시작주소를 PC 에적재한다. 시작주소는인터럽트를요구한장치로부터전송되거나미리정해진값으로결정된다. 1 MBR PC : 리턴번지를 MBR에저장 2 PC 0 : PC를 0으로설정 3 MAR PC : MAR 을 0으로설정 4 PC PC + 1 : PC를인터럽트처리프로그램이있는 1번지로설정 5 M(MAR) MBR : 리턴번지를메모리에저장 6 IEN 0 : IEN(interrupt enable) 을 0으로설정 7 R 0 또는 F 0 : FETCH 사이클로진행 4. 마이크로오퍼레이션사이클타임 (1) 동기고정식 1 마이크로오퍼레이션사이클타임중에서수행시간이가장긴것으로 CPU 의 Clock 주기를정하는방식이다. 2 마이크로오퍼레이션사이클타임이현저한차이가날때시간낭비가생긴다. (2) 동기가변식 1 마이크로오퍼레이션사이클타임이현저한차이가날때수행시간이유사한것끼리모아서하나의군을만들고, 그군에대하여서로다른마이크로사이클타임을주는방식으
11 로서로정수배가되어야한다. 2 마이크로오퍼레이션사이클타임이현저한차이가날때동기고정식보다시간낭비를줄일수있다.
12 제 8 장인터럽트와마이크로오퍼레이션기출문제 1. 인터럽트발생시동작순서로옳은것은? 현재수행중인프로그램의상태를저장한다. 2 인터럽트요청신호발생 3 보존한프로그램상태로복귀 4 인터럽트취급루틴을수행 5 어느장치가인터럽트를요청했는지찾는다. 가 나 다 라 인터럽트우선순위를결정하는 Polling 방식에대한설명으로옳지않은것은? 가. 많은인터럽트발생시처리시간및반응시간이매우빠르다. 나. S/W 적으로 CPU가각장치하나하나를차례로조사하는방식이다. 다. 조사순위가우선순위가된다. 라. 모든인터럽트를위한공통의서비스루틴을갖고있다. 3. 인터럽트의요청이있을경우에처리하는내용중가장관계가적은것은? 가. 중앙처리장치는인터럽트를요구한장치를확인하기위하여입출력장치를폴링한다. 나. PSW(Program Status Word) 에현재의상태를보관한다. 다. 인터럽트서비스프로그램은실행하는중간에는다른인터럽트를처리할수없다. 라. 인터럽트를요구한장치를위한인터럽트서비스프로그램을실행한다. 4. 마이크로오퍼레이션에대한설명중옳지않은것은? 가. 마이크로오퍼레이션은 CPU 내의레지스터들과연산장치에의해서이루어진다. 나. 프로그램에의한명령의수행은마이크로오퍼레이션의수행으로이루어진다. 다. 마이크로오퍼레이션중에 CPU 내부의연산레지스터, 인덱스레지스터는프로그램으로레지스터의내용을변경할수없다. 라. 마이크로오퍼레이션이실행될때마다 CPU 내부의상태는변하게된다. 5. 메모리로부터읽혀진명령어의오퍼레이션코드 (OP-code) 는 CPU의어느레지스터에들어가는가? 가. 누산기나. 임시레지스터다. 연산논리장치라. 인스트럭션레지스터 6. 중앙연산처리장치에서 micro-operation 이실행되도록하는것은?
13 가. 스위치 (switch) 나. 레지스터 (register) 다. 누산기 (accumulator) 라. 제어신호 (control signal) 7. 다음과같은마이크로동작은어떤명령의수행과정을나타내는것인가? MAR MBR(ADDR) : 유효주소전송 MBR AC : MBR에데이터를전송 M(MAR) MBR : M은메모리가. Load to AC 나. AND to AC 다. Branch Unconditionally 라. Store AC
14 제 9 장기억장치 정보처리 ( 산업 ) 기사 1. 주기억장치 입력장치를거쳐들어온초기정보, 또는처리과정에서생긴중간정보, 처리후의최종정보를기억한다. 컴퓨터의명령에따라유효하게사용될수있도록배열되어있고, 용량에따른번지수를가지고있다. (1) 기억장치계층구조 < 기억장치계층구조 > (2) 임의접근기억장치 (Random Access Memory : RAM) 전원공급이중단되면기억장치에기록된모든데이터가지워지는휘발성을갖는다. 1) 동적 RAM(DRAM) 1 충전기캐패시터 (capacitor) 에전하 (charge) 를저장하는방식으로 2 진데이터를저장한다. 2 캐패시터에충전된전하는시간이지남에따라조금씩방전되므로결국기억된정보를읽게되므로재충전 (refresh) 을위한제어회로를탑재한다. 3 전력소모가적고가격이낮아대용량기억장치에많이사용된다. 2) 정적 RAM(SRAM) 1 플립플롭방식의기억소자를가진임의접근기억장치로, 전원공급이있는한내용을계속기억한다. 2 DRAM 과다르게복잡한재생클록 (refresh clock) 이필요없다. 3 DRAM 보다처리속도가빨라서캐시기억장치 (cache memory) 에주로사용된다. (3) 읽기전용기억장치 (Read Only Memory : ROM) 1) 특성 1 ROM 은저장된명령이나데이터를단지읽기만할수있는기억장치로데이터를쓰는동작이불가능하거나어렵다. 2 전원공급이중단되어도저장된데이터를유지할수있다. 2) 종류 1 mask ROM ROM 제작사측에서저장데이터에맞게회로를구성해내용변경이불가능하다. 2 PROM(Programmable ROM) 1 회에한해새로운내용으로변경할수있으나그내용을변경하거나삭제할수없다. 3 EPROM(Erasable PROM) 여러번기억된내용을지우고다른새로운내용을기록할수있다. UVEPROM(Ultra Violate Erasable PROM) 과 EEPROM(Electrically Erasable PROM) 으로구분한
15 다. 4 플래시메모리 (flash memory) ᄀ EEPROM 의한종류이나블록단위로입력가능하다. ᄂ읽기와쓰기동작이편리하여 RAM 과 ROM 의중간에위치한다. ᄃ하드디스크대용으로사용이가능하다. ᄅ읽기속도는 RAM 과비슷할수있으나쓰기속도는오래걸린다. (4) 주기억장치용량과레지스터간의크기관계 1 주기억장치의주소는 512 개이상이므로직접주소방식을사용할경우에주소를의미하는 PC 와 MAR 은 9 비트이상을가져야한다. 2 주기억장치의한주소내의크기가 16 비트이므로워드의크기는 16 비트이고, MBR 와 AC ( 누산기 ) 의크기도 16 비트이다. 2. 보조기억장치 (1) 보조기억장치의특징 1 주기억장치를보조하는역할을하는기억장치 2 대량의데이터를저장할수있다. 3 전원공급이중단되어도데이터가소멸되지않는비소멸성기억장치이다. 4 주기억장치보다가격이저렴하다. 5 반영구적으로데이터를보관할수있다.
16 3. 특수기억장치 (1) 캐시메모리 (Cache Memory) 1) 캐시기억장치의동작원리 1 캐시기억장치가없는시스템에서중앙처리장치는명령어를실행할때마다주기억장치에직접접근하여명령어와필요한정보를얻게된다. 2 캐시기억장치가있는시스템의경우중앙처리장치가기억장치를참조할필요가있으면주기억장치를먼저조사하지않고캐시기억장치를먼저조사한다. 중앙처리장치가명령어를처리하기위해캐시기억장치에접근하여그내용을찾았을때적중 (hit) 이라하고, 찾지못했을경우를실패 (miss) 라한다. 2) 적중률 적중률 = 적중수전체메모리참조횟수 3) 주기억장치와캐시기억장치사이에서의평균기억장치접근시간 T average H hitratio T cach e H hitratio T main 4) 주기억장치에서캐시로데이터를복사하는방법 1 연관사상 (associative mapping) 주기억장치의블록이캐시의어느라인에도적재될수있어직접사상에서발생하는단점을보완했다. 그러나적중검사가모든라인에대해서이루어져야하므로검사시간이길어진다. 또한캐시슬롯의태그를병렬로검사하기위해서는매우복잡하고비용이높은회로가필요하다. 2 직접사상 (direct mapping) 주기억장치의블록이특정라인에만적재될수있기때문에캐시의적중여부는그블록이적재될수있는라인만검사해보면된다. 3 집합 - 연관사상 (set-associative mapping) 5) 쓰기정책 1 즉시쓰기방식 (Write-Through) 모든쓰기동작이캐시뿐만아니라주기억장치에서도동시에발생한다. 기억장치들간접근이빈번하게일어나고쓰기시간이길어진다. 2 나중쓰기방식 (Write-Back) 새로운데이터가캐시에서만갱신된다. 메인메모리에반영하는동작을최소화함으로써성능은좋지만, 캐시메모리에수정된내용이메인메모리에반영되지않아메인메모리의데이터가의미가없는상태에있는단점이있다. (2) 연관기억장치 (Associative Memory) 1 번지에의해호출되는것이아니라기억된정보의일부분 ( 즉, 내용 ) 을이용하여원하는정보의위치를알아낸후, 그위치에서나머지정보에접근할수있는특수한기억장치이다. 2 CAM(Content Addressable Memory - 내용주소화메모리 ) 이라고도한다. 3 데이터내용을기초로동시에병렬로접근할수있고또한한단어를저장하기위해사
17 용하지않은빈공간의위치를찾을수있다. 4 검색은빠르지만가격이비싸다. (3) 복수모듈기억장치 (Memory Interleaving) 1 하나의사이클타임에복수개의단어를시분할로판독할수있도록하여기억장소에접근효율을높이기위해만든방식이다. 2 기억장치모듈을여러개가진기억장치이다. 3 각기억장치모듈을독립적으로액세스할수있게되므로기억장치주소상에서연속적으로배치된여러개의바이트들을한번의액세스로주기억장치에서꺼낼수있다. 4 bus 를구성하는회선의수가많을때는모든모듈에동시에병렬접근할수있다. (4) 가상메모리 (Virtual Memory) 1 주기억장치공간의제한된용량을극복하기위한방법이다. 2 보조기억장치를마치주기억장치의용량처럼사용한다. 3 주소공간의확대에그목적이있다.
18 제 9 장기억장치기출문제 정보처리 ( 산업 ) 기사 1. 하드웨어의특성상주기억장치가제공할수있는정보전달의능력한계를무엇이라하는가? 가. 주기억장치대역폭나. 주기억장치접근율다. 주기억장치접근실패라. 주기억장치사용의편의성 2. RAM에관한설명중틀린것은? 가. DRAM은캐패시터에전하를저장하는방식으로데이터를저장한다. 나. SRAM은플립플롭을사용해데이터를저장하기때문에방전현상이나타난다. 다. DRAM은상대적으로소비전력이적으며대용량메모리제조에적합하다. 라. SRAM은컴퓨터에서캐시메모리로주로사용된다. 3. 보조기억장치의일반적인특징으로옳지않은것은? 가. 중앙처리장치와직접자료교환이불가능하다. 나. 접근시간 (access time) 이크다. 다. 일반적으로주기억장치에데이터를저장할때는 DMA 방식을사용한다. 라. CPU에의한기억장치의접근빈도가높다. 4. 기억장치의용량이 1M워드 (word) 이고 1워드가 32비트인경우 PC(program counter), MAR(memory address register), MBR(memory buffer register) 의각비트수는? 가. PC : 20비트, MAR : 20비트, MBR : 32비트나. PC : 20비트, MAR : 32비트, MBR : 32비트다. PC : 32비트, MAR : 20비트, MBR : 20비트라. PC : 32비트, MAR : 32비트, MBR : 20비트 5. 캐시 (cache) 기억장치에대한설명으로가장옳은것은? 가. 중앙처리장치와주기억장치의정보교환을위해임시보관하는장치이다. 나. 중앙처리장치의속도와주기억장치의속도를가능한같도록하기위한장치이다. 다. 캐시와주기억장치사이에정보교환을위하여임시저장하는장치이다. 라. 캐시와주기억장치의속도를같도록하기위한장치이다. 6. 전체기억장치액세스횟수가 50이고, 원하는데이터가캐시에있는횟수가 45라고할때, 캐시의미스율 (miss ratio) 은? 가. 0.9 나. 0.8 다. 0.2 라. 0.1
19 7. 기억장치중 CAM(Content Addressable Memory) 이라고하는것은? 가. cache 기억장치나. associative 기억장치다. 가상기억장치라. 주기억장치 8. 가상기억장치 (Virtual Memory System) 를도입함으로써기대할수있는장점이아닌것은? 가. Binding Time을늦추어서프로그램의 Relocation을용이하게쓴다. 나. 일반적으로가상기억장치를채택하지않는시스템에서의실행속도보다빠르다. 다. 실제기억용량보다큰가상공간 (Virtual Space) 을사용자가쓸수있다. 라. 오버레이 (Overlay) 문제가자동적으로해결된다.
Computer Architecture
명령어의구조와주소지정방식 명령어세트명령어의형식주소지정방식실제명령어의형태 이자료는김종현저 - 컴퓨터구조론 ( 생능출판사 ) 의내용을편집한것입니다. 2.4 명령어세트 (instruction set) 어떤 CPU 를위하여정의되어있는명령어들의집합 명령어세트설계를위해결정되어야할사항들 2 연산종류 (operation repertoire) CPU 가수행할연산들의수와종류및복잡도
More information<C1A4BAB8C3B3B8AE5FB1E2BBE75FC7CAB1E25F FB1E2BBE7C6D0BDBABFEB2E687770>
4 명령실행과제어 4.1 마이크로오퍼레이션(Micro Operation) (1) 마이크로오퍼레이션( 동작) 0609 0509 1) 명령을수행하기위해 CPU 내의레지스터와플래그의상태변환을일으키는 작업 0308 0405 2) 레지스터에저장된데이터에의해서이루어지는동작 0109 0209 0503 3) 마이크로오퍼레이션을순서적으로일어나게하는데필요한신호를제어신호 라함
More information4. 다음주소지정방식중속도가가장빠른주소방식은? 가. immediate addressing mode 나. direct addressing mode 다. indirect addressing mode 라. index register. 5. 간접주소 (indirect addr
강의정보처리필기강사조대호 차시명 체크문제 [CA-07 강 ] 주소지정방식과연산, 명령실행과제어 차시 7 차시 학습내용 1. 주소지정방식과연산 2. 명령실행과제어 학습목표 1. 주소지정방식과연산에대해이해할수있다 2. 명령실행과제어를이해하고해결할수있다 학습내용 3.3 주소지정방식 1. 주소설계시고려해야할점이아닌것은? 가. 주소를효율적으로나타낼수있어야한다. 나.
More informationMicrosoft PowerPoint - hy2-12.pptx
CPU의구조와기능 CPU 의명령어수행과정 명령어인출 (Instruction Fetch) : 기억장치로부터명령어를읽어온다 명령어해독 (Instruction Decode) : 수행해야할동작을결정하기위하여명령어를해독한다 모든명령어들에대하여공통적으로수행 데이터인출 (Data Fetch) : 명령어실행을위하여데이터가필요한경우에는기억장치혹은 I/O 장치로부터그데이터를읽어온다
More information프로그램카운터 (Program Counter) 명령레지스터 (Instruction Register) 누산기 (AC: Accumulator) 상태레지스터 (Status Register) PSWR(Program Status Word Register) 메모리주소레지스터 (M
중앙처리장치 (CPU: Central Process Unit) 1) 제어장치 (Control Unit) 컴퓨터시스템의모든장치들에게동작을지시하고제어하는장치로주기억장치에서읽어온명령어를해독하고해당장치에게제어신호를보낸다. 구성회로 : 부호기, 명령해독기, 번지해독기 구성레지스터 : PC( 프로그램카운터 ), IR( 명령어레지스터 ) 부호기 ( 제어신호발생기 ) 해독한명령어에따라서해당장치로보낼제어신호를생성하는회로
More information<C0FCC0DAB0E8BBEAB1E2B1B8C1B6397E3131B0AD20B9AEC1A62BC1A4B4E42E687770>
P.146 기 출 문 제 0109 0209 0503 1. 마이크로동작 (Micro - operation) 에대한정의로서옳은것은? 가. 컴퓨터의빠른계산동작나. 2진수계산에쓰이는동작다. 플립플롭내에서기억되는동작라. 레지스터에저장된데이터에의해서이루어지는동작 9906 0010 0403 0409 0603 2. 중앙처리장치에서마이크로동작의실행이순서적으로발생할수있도록역할을담당하는것은?
More information온라인 IT 교육최강 ( 강의정보처리필기강사조대호 차시명 [CA-06 강 ] 프로세서와명령어차시 6 차시 학습내용 프로세서와명령어 학습목표 컴퓨터의구조와프로세서에대해이해할수있다 컴퓨터의명령어에대해이해할수있다 학습내용 1. 컴퓨터의구성 - 1
강의정보처리필기강사조대호 차시명 [CA-06 강 ] 프로세서와명령어차시 6 차시 학습내용 프로세서와명령어 학습목표 컴퓨터의구조와프로세서에대해이해할수있다 컴퓨터의명령어에대해이해할수있다 학습내용 1. 컴퓨터의구성 - 1 - 2. 중앙처리장치 (Central Processing Unit) 주기억장치에기억된명령을꺼내서해독하고, 시스템전체에지시신호를내는장치명령코드가명령을수행할수있게필요한제어기능을제공제어장치의구성
More informationPowerPoint 프레젠테이션
명령어의수행과제어 명령어에대해서학습하고, 명령어가수행되는과정에대하여학습한다. 1. 명령어의개요 2. 주소지정법 3. CPU 구조 4. 명령어의수행과제어 1. 명령 (Instruction) 개요 1.1 명령의구조 (1) OP Code(Operation Code) 1) 동작을지시 ( 동작부, 연산부, 명령부 ) 2) 명령의형식이나주소부의자료종류를지정. 3) 실행시스템의명령어개수와관련.
More information슬라이드 1
명령어집합 주소지정모드 (addressing mode) 내용 명령어는크게연산자부분과이연산에필요한주소부분으로구성 이때주소부분은다양한형태를해석될수있으며, 해석하는방법을주소지정방식 ( 모드 )(addressing mode) 라한다. 즉피연산자정보를구하는방법을주소지정방식이라고함 명령어형식 주소지정 명령어형식에있는주소필드는상대적으로짧다. 따라서지정할수있는위치가제한된다.
More informationComputer Architecture
CPU 의구조와기능 CPU 의기본구조 명령어실행과실행사이클 명령어파이프라이닝 CPU 의기능 2 명령어인출 (Instruction Fetch) 기억장치로부터명령어읽기 명령어해독 (Instruction Decode) 수행해야할동작을결정하기위하여명령어를해독 모든명령어들에대하여공통적으로수행 데이터인출 (Data Fetch) 명령어실행에필요한데이터를기억장치혹은 I/O
More informationPowerPoint Presentation
Computer Science Suan Lee - Computer Science - 03 컴퓨터구조 1 03 컴퓨터구조 - Computer Science - 03 컴퓨터구조 2 목차 1. 컴퓨터시스템의구성 2. 중앙처리장치 3. 기억장치 4. 입출력장치 - Computer Science - 03 컴퓨터구조 3 컴퓨터시스템의구성 하드웨어 : 컴퓨터를구성하는기계적장치
More information학습목차 r 컴퓨터본체에서 CPU 의위치살펴보기 r CPU 의성능 r CPU 의기능 r CPU 의조직 r 레지스터의조직 r 명령어사이클 r 명령어파이프라이닝 컴퓨터구조 2 9. CPU 조직과기능
컴퓨터구조 제 9 강 중앙처리장치의조직과기능 학습목차 r 컴퓨터본체에서 CPU 의위치살펴보기 r CPU 의성능 r CPU 의기능 r CPU 의조직 r 레지스터의조직 r 명령어사이클 r 명령어파이프라이닝 컴퓨터구조 2 9. CPU 조직과기능 학습목표 rcpu 의성능을향상시키는요인들을알아본다. rcpu 의기본적인기능을이해한다. rcpu 는 ALU, 제어장치, 레지스터집합,
More informationMicrosoft PowerPoint - hy2-12.pptx
2.4 명령어세트 (instruction set) 명령어세트 CPU 가지원하는기계어명령어들의집합 명령어연산의종류 데이터전송 : 레지스터 / 메모리간에데이터이동 산술연산 : 덧셈, 뺄셈, 곱셈및나눗셈 논리연산 : 비트들간의 AND, OR, NOT 및 XOR 연산 입출력 (I/O) : CPU( 레지스터 ) 와외부장치들간의데이터이동 프로그램제어 : 분기, 서브루틴호출
More informationComputer Architecture
제 2 장 CPU 의구조와기능 2.1 CPU의기본구조 2.2 명령어실행 2.3 명령어파이프라이닝 2.4 명령어세트 CPU 의기능 명령어인출 (Instruction Fetch) : 기억장치로부터명령어를읽어온다 IF ID 명령어해독 (Instruction Decode) : 수행해야할동작을결정하기위하여명령어를해독한다 모든명령어들에대하여공통적으로수행 Computer
More informationPowerPoint 프레젠테이션
중앙처리장치의명령어 Prof. Jae Young Choi ( 최재영교수 ) (2015 Spring 의학진단및치료기기학 ) Prof. Jae Young Choi 스택저장장치 (1/2) 스택 (Stack) 은 CPU 내부의레지스터집합에존재하는저장장치 데이터가순차적으로저장 / 스택의길이는가변함 한번에하나의요소에만액세스가능 데이터접근방법 : 나중입력먼저출력 (LIFO:
More informationPowerPoint 프레젠테이션
중앙처리장치의명령어 Prof. Jae Young Choi ( 최재영교수 ) (2015 Spring 의학진단및치료기기학 ) Prof. Jae Young Choi 스택저장장치 (1/2) 스택 (Stack) 은 CPU 내부의레지스터집합에존재하는저장장치 데이터가순차적으로저장 / 스택의길이는가변함 한번에하나의요소에만액세스가능 데이터접근방법 : 나중입력먼저출력 (LIFO:
More information<C1A4BAB8C3B3B8AE5FB1E2BBE75FC7CAB1E25F E687770>
3.2 명령어 (1) 명령어 (Instruction) 의구성 연산자 (Operation Code) 부자료 (Operand) 부 0405 명령어의연산자부분이나타낼수있는것오답 인스트럭션의순서 1) 연산자부 (Op-Code, Operation Code부 ) 1 실행할명령이들어있음 2 명령어의연산자부분이나타낼수있는것 9910 0203 명령어의형식 연산자 자료의종류
More information학습목차 r 개념으로살펴보는 CPU 속의제어장치 r 마이크로연산 r 제어장치의동작 r 마이크로프로그램을이용한제어 컴퓨터구조 제어장치
컴퓨터구조 제 12 강제어장치 학습목차 r 개념으로살펴보는 CPU 속의제어장치 r 마이크로연산 r 제어장치의동작 r 마이크로프로그램을이용한제어 컴퓨터구조 2 12. 제어장치 학습목표 r 프로세스내의제어장치의기능과역할을공부한다. r 마이크로연산의표현을공부하다. r제어장치의구성과마이크로연산을공부한다. r제어장치의구현방법을알아본다. r 마이크로프로그램을이용한제어장치의구조와동작을공부한다.
More informationPowerPoint 프레젠테이션
중앙처리장치의 조직과기능 Prof. Jae Young Choi ( 최재영교수 ) (2015 Spring 의학진단및치료기기학 ) Prof. Jae Young Choi Section 01 컴퓨터본체에서 CPU 의위치살펴보기 CPU 는기본적으로입력된데이터와명령어를프로그램에서지정한순서에따라수행한다. 이러한방식을프로그램내장방식이라부르며이를처음제안한발명자의이름을따서,
More information슬라이드 1
제 5 장컴퓨터의제어장치 목차 5.1 제어장치의구조및기능 5.2 마이크로오퍼레이션과사이클 5.3 메이저상태와타이밍상태 5.4 제어데이터와제어규칙 5.5 제어장치의구현방법 5.1 제어장치의기능및구조 중앙처리장치 제어장치 1 프로그램카운터 (PC) 6 6 주소처리기4 3 명령어레지스터 (IR) 3 +1 5 해독기순서기제어신호발생기 5 ALU 및레지스터 5 5 주기억장치
More information마이크로프로세서 개요
1 주 개요 메카트로닉스공학부 조철우 8051 Pin Layout 8051 3 Atmel 89C2051 4 강의의개요 컴퓨터및의기원과동작원리를학습 마이크로컨트롤러를배우기위한기초원리 마이크로컨트롤러를활용하기위한도구사용법 마이크로컨트롤러를활용하기위한기초시스템설계및프로그래밍 History of Computer 컴퓨터의역사. 최초의컴퓨터 - 1946년 ENIAC,
More information슬라이드 1
컴퓨터의구성 내용 컴퓨터의세대와역사 컴퓨터의구성요소 : CPU, 주기억장치, I/O 장치, 상호연결망 컴퓨터의기능 컴퓨터세대의분류 세대 연도 기술 속도 ( 연산수 / 초 ) 1 1946-1957 진공관 40,000 2 1958-1964 트랜지스터 200,000 3 1965-1971 SSI(Small Scale Integration) 1,000,000 4 1972-1977
More informationMicrosoft PowerPoint - 사본 - OAS04-사무자동화 기술(HW-CPU).ppt
. 사무자동화 3 대주요기술 - 정보의획득, 처리, 전달 ( 통신 ), 보관 ( 축적, 검색 ) 에관련된기술 ) 하드웨어기술 : 신소재개발, 회로소자의고집적도 ( 컴퓨터 ) 2) 소프트웨어기술 : 음성인식기술, 인공지능기술, 자연언어처리기술 ( 운영체제 ) 3) 통신기술 : 교환기술, 단말기술 - 사무자동화기술의특성 : 지능화, 복합다기능화, 네트워크화, 소형화
More information<C0FCC0DAB0E8BBEAB1E2B1B8C1B6347E36B0AD20B9AEC1A62BC1A4B4E42E687770>
P.120 기 출 문 제 9904 9908 0010 0109 1. 정보의단위로가장적은것은? 가. Byte 나. Word 다. Bit 라. Record 0005 0103 0605 2. 4비트로나타낼수있는정보단위는? 가. Nibble 나. Character 다. Full-Word 라. Double-Word 0007 3. 다음정보의단위중하위의개념에서상위의개념으로올바르게나열된것은?
More information<C0FCC0DAB0E8BBEAB1E220B1B8C1B620C3D6B1D920B1E2C3E2B9AEC1A B1B3BEC82E687770>
전자계산기구조최신기출문제 1 회 1. 레지스터참조명령어와거리가먼것은? 1 CLA(clear AC) 2 CIR(circulate right) 3 HLT(halt) 4 BUN(branch unconditionally) 2. 캐시메모리의기록정책가운데쓰기 (write) 동작이이루어질때마다캐시메모리와주기억장치의내용을동시에갱신하는방식은? 1 write-through 2
More information학습목차 r컴퓨터분해를통한본체살펴보기 r컴퓨터구성요소 r컴퓨터의기능 r버스와상호연결 컴퓨터구조 2 4. 컴퓨터시스템의구성과기능
컴퓨터구조 제 4 강 컴퓨터시스템의구성과기능 학습목차 r컴퓨터분해를통한본체살펴보기 r컴퓨터구성요소 r컴퓨터의기능 r버스와상호연결 컴퓨터구조 2 4. 컴퓨터시스템의구성과기능 학습목표 r컴퓨터를분해해서하드웨어적구성장치를파악한다. r컴퓨터의조직과기능을이해한다. r컴퓨터구성장치의기능을이해한다. r컴퓨터가수행하는기능을분류하고이해한다. r컴퓨터의구성장치들과연결을이해한다.
More information<4D F736F F F696E74202D DBAB8C1B62CC6AFBCF6BFEBB5B5B1E2BEEFC0E5C4A12CBAB4B7C4C4C4C7BBC5CD2E707074>
1. 보조기억장치 [CA 10강 ]-보조, 특수용도기억장치, 병렬컴퓨터 [ 출제빈도 상 ] - 대규모의기억용량을갖는장비로구현. - data 를보관하였다가주기억장치로이동시키는기능. 2. 자기테이프 ( 순차접근 ) - 백업용 ( 대량의자료를장시간보관 ), 입출력장치 BOT : Beginning Of Tape, IRG : Inter Record Gap EOT :
More informationChapter ...
Chapter 4 프로세서 (4.9절, 4.12절, 4.13절) Contents 4.1 소개 4.2 논리 설계 기초 4.3 데이터패스 설계 4.4 단순한 구현 방법 4.5 파이프라이닝 개요*** 4.6 파이프라이닝 데이터패스 및 제어*** 4.7 데이터 해저드: 포워딩 vs. 스톨링*** 4.8 제어 해저드*** 4.9 예외 처리*** 4.10 명령어 수준
More information정보보안 개론과 실습:네트워크
` 마이크로프로세서설계및실습 2 주차강의자료 2/31 Contents 학습목표 다양한 AVR 패밀리와소자특징을알아보고, 제어환경에따라 AVR 소자를선택하여개발할수있는융통성을이해할수있다. ATmega128 내부구조에서특수레지스터, 범용레지스터의역할을이해할수있다. ATmega128 내부에포함된명령어인출과실행절차를알아보고, 명령어유형을통해동작을이해할수있다. 내용
More information3차시.ppt
[ 정보처리기능사필기] 1 과목 - 전자계산기일반 1 / 10 정보처리기능사 ( 필기 ) 1 과목. 전자계산기일반컴퓨터시스템의구성 2 1. 컴퓨터의기본구성 컴퓨터의기본구성 컴퓨터 = + (Hardware) 컴퓨터기계 (Software 를움직여주는프로그램 [ 정보처리기능사필기] 1 과목 - 전자계산기일반 2 / 10 2. (Hardware) -Hardware
More informationPowerPoint 프레젠테이션
컴퓨터시스템의구성과기능 Prof. Jae Young Choi ( 최재영교수 ) (2015 Spring) Prof. Jae Young Choi Section 01 컴퓨터분해를통한본체살펴보기 [ 그림 4-1] 컴퓨터의분해와연결 2 주회로기판 (main board) 의구성 [ 그림 4-2] 메인보드의구성 3 구성요소 중앙처리장치 (CPU) 핵심기능인프로그램을실행하고데이터를처리한다제어장치,
More information학습목표 2/33 마이크로프로세서와마이크로컨트롤러의차이를알수있다. 마이크로프로세서에서프로그램이수행되기위한명령어형식과명령어실행절차를알수있다. 프로그램을수행하려면어떤종류의명령어가필요한지알수있다. 현대컴퓨터의기본모델인저장형프로그램컴퓨터의한계점과그한계를완화하려는방법을알수있다.
마이크로프로세서의원리 마이크로컨트롤러 AVR ATmega128 저자 : 이상설 (slee@wku.ac.kr) 소속 : 원광대학교전기 정보통신공학부 학습목표 2/33 마이크로프로세서와마이크로컨트롤러의차이를알수있다. 마이크로프로세서에서프로그램이수행되기위한명령어형식과명령어실행절차를알수있다. 프로그램을수행하려면어떤종류의명령어가필요한지알수있다. 현대컴퓨터의기본모델인저장형프로그램컴퓨터의한계점과그한계를완화하려는방법을알수있다.
More information[CA-09강] 특수기억장치와 입,출력장치.hwp
강의 정보처리 필기 강사 조대호 차시 명 [CA-09강] 특수기억장치와 입 출력장치 차시 9차시 학습내용 특수기억장치, 입력 및 출력 장치 학습목표 특수기억장치의 종류와 개념을 이해 할 수 있다 입력 및 출력장치의 구성과 개념을 이해 할 수 있다 학습내용 1. 컴퓨터의 구성 - 1 - 2. 기억장치의 분류 3. 기억장치 계층 구조 4. 특수기억장치 연관기억장치
More information<4D F736F F F696E74202D20BBB7BBB7C7D15F FBEDFB0A3B1B3C0B05FC1A638C0CFC2F72E BC8A3C8AF20B8F0B5E55D>
뻔뻔한 AVR 프로그래밍 The Last(8 th ) Lecture 유명환 ( yoo@netplug.co.kr) INDEX 1 I 2 C 통신이야기 2 ATmega128 TWI(I 2 C) 구조분석 4 ATmega128 TWI(I 2 C) 실습 : AT24C16 1 I 2 C 통신이야기 I 2 C Inter IC Bus 어떤 IC들간에도공통적으로통할수있는 ex)
More informationMicrosoft PowerPoint os2.ppt [호환 모드]
2 장컴퓨터시스템구조 (Computer-System Structures) 컴퓨터시스템연산 (Computer System Operation) 입출력구조 (I/O Structure) 저장장치구조 (Storage Structure) 저장장치계층 (Storage Hierarchy) 하드웨어보호 (Hardware Protection) 일반적인시스템구조 (General
More informationMicrosoft Word - PLC제어응용-2차시.doc
과정명 PLC 제어응용차시명 2 차시. 접점명령 학습목표 1. 연산개시명령 (LOAD, LOAD NOT) 에대하여설명할수있다. 2. 직렬접속명령 (AND, AND NOT) 에대하여설명할수있다. 3. 병렬접속명령 (OR, OR NOT) 에대하여설명할수있다. 4.PLC의접점명령을가지고간단한프로그램을작성할수있다. 학습내용 1. 연산개시명령 1) 연산개시명령 (LOAD,
More information<4D F736F F F696E74202D20C1A4BAB8C3B3B8AEB1E2BBE7BBEABEF7B1E2BBE72DC7CAB1E2B1B3C0E B3E229205BC8A3C8AF20B8F0B5E55D>
필기 권우석샘의정보처리기사 / 산업기사 [ 2. 전자계산기구조 ] [ 전자계산기구조-출제경향분석 ]. 전자계산기구조강의목차 2. 기출문제출제경향분석 [ 기사 ] [ 산업기사 ] 강 - 논리회로개념 2강 - 논리회로간소화및종류 3강 - 자료의개념 3% 6% 2% (8%) 컴퓨터기본 % 4강 - 자료의표현방식 2% (5%) 5강 - 중앙처리장치, 명령어 2% 6강
More information슬라이드 1
마이크로컨트롤러 2 (MicroController2) 2 강 ATmega128 의 external interrupt 이귀형교수님 학습목표 interrupt 란무엇인가? 기본개념을알아본다. interrupt 중에서가장사용하기쉬운 external interrupt 의사용방법을학습한다. 1. Interrupt 는왜필요할까? 함수동작을추가하여실행시키려면? //***
More informationMicrosoft PowerPoint - 30.ppt [호환 모드]
이중포트메모리의실제적인고장을고려한 Programmable Memory BIST 2010. 06. 29. 연세대학교전기전자공학과박영규, 박재석, 한태우, 강성호 hipyk@soc.yonsei.ac.kr Contents Introduction Proposed Programmable Memory BIST(PMBIST) Algorithm Instruction PMBIST
More informationºÎ·ÏB
B B.1 B.2 B.3 B.4 B.5 B.1 2 (Boolean algebra). 1854 An Investigation of the Laws of Thought on Which to Found the Mathematical Theories of Logic and Probabilities George Boole. 1938 MIT Claude Sannon [SHAN38].
More information<4D F736F F F696E74202D20BBB7BBB7C7D15F FBEDFB0A3B1B3C0B05FC1A634C0CFC2F72E BC8A3C8AF20B8F0B5E55D>
뻔뻔한 AVR 프로그래밍 The 4 th Lecture 유명환 ( yoo@netplug.co.kr) 1 시간 (Time) 에대한정의 INDEX 2 왜타이머 (Timer) 와카운터 (Counter) 인가? 3 ATmega128 타이머 / 카운터동작구조 4 ATmega128 타이머 / 카운터관련레지스터 5 뻔뻔한노하우 : 레지스터비트설정방법 6 ATmega128
More information<4D F736F F F696E74202D20BBE7BABB202D205BC7D9BDC9BFE4BEE05DC1A4BAB8C3B3B8AEB1E2BBE7C7CAB1E2B1B3C0E728B5A5C0CCC5CDBAA3C0CCBDBA292E707074>
정보처리산업기사필기 ( 전자계산기구조 - 요점정리집 ) 강사 : 권우석 [ 전자계산기구조-출제경향분석 ]. 전자계산기구조강의목차 2. 기출문제출제경향분석 ( 99 ~ 7) 강 - 논리회로개념 2강-논리회로간소화및종류 3강 - 자료의개념 4강 - 자료의표현방식 5강 - 중앙처리장치, 명령어 6강 - 연산의종류, 마이크로오퍼레이션 7강 - 메이져스테이트 8강 -
More informationMicrosoft PowerPoint - M07_RTL.ppt [호환 모드]
제 7 장레지스터이동과데이터처리장치 - 디지털시스템의구성 data path 모듈 : 데이터처리, 레지스터, 연산기, MUX, control unit 모듈 : 제어신호발생, 연산의순서지정 - register transfer operation : reg 데이터이동 / 처리 reg set,operation, sequence control - micro-operation
More informationPowerPoint Presentation
Chapter 3 컴퓨터구조 하드웨어연결그림 본체 메인보드 입력장치 CPU RAM PS2 랜카드 키보드마우스 ALU 캐쉬메모리 레지스터 시리얼포트패러렐포트 PCI 사운드카드 스캐너마이크웹캠 DMA BIOS EIDE 버스 SATA PCI express AGP USB 그래픽카드 GPU HDMI 출력장치 스피커 헤드폰 파워서플라이 모니터 FDD HDD ODD SSD
More information인터럽트 (Interrupt) 범용입출력포트에서입출력의내용을처리하기위해매번입출력을요구하는플래그를검사하는일 (Pollong) 에대하여마이크로컨트롤러에게는상당한시간을소비하게만든다. 인터럽트란 CPU가현재처리하고있는일보다급하게처리해야할사건이발생했을때, 현재수행중인일을중단하고
CHAPTER 7 인터럽트 가. 레지스터구조이해하기 나. 엔코더제어하기 인터럽트 (Interrupt) 범용입출력포트에서입출력의내용을처리하기위해매번입출력을요구하는플래그를검사하는일 (Pollong) 에대하여마이크로컨트롤러에게는상당한시간을소비하게만든다. 인터럽트란 CPU가현재처리하고있는일보다급하게처리해야할사건이발생했을때, 현재수행중인일을중단하고급한일을처리한후에본래의일을다시수행하는것을말한다.
More information<BFE4C1A1C1A4B8AEC1FD28C0FCC0DAB0E8BBEAB1E2B1B8C1B632292E687770>
2. 논리게이트 ( 논리소자) Check 2. 불대수 4. 논리회로설계단계 Check 1. 논리회로개념 1. 논리회로정의 -2 진정보(1,0) 를기반으로 AND, OR, NOT 논리연산에따라수행하는논리소자들로구서오딘전자회로 - 논리회로를구성하는기본소자 1. 불대수 - 논리회로간소화를위해이용하는논리식 2. 불대수기본공식 일반법칙 교환법칙분배법칙 / 결합법칙드모르간법칙
More informationOCW_C언어 기초
초보프로그래머를위한 C 언어기초 4 장 : 연산자 2012 년 이은주 학습목표 수식의개념과연산자및피연산자에대한학습 C 의알아보기 연산자의우선순위와결합방향에대하여알아보기 2 목차 연산자의기본개념 수식 연산자와피연산자 산술연산자 / 증감연산자 관계연산자 / 논리연산자 비트연산자 / 대입연산자연산자의우선순위와결합방향 조건연산자 / 형변환연산자 연산자의우선순위 연산자의결합방향
More information2. 기억장치의구성 ROM Mask ROM PROM EPROM EEPROM RAM SRAM DRAM 보조기억장치 자기 Disk 자기 Tape 자기 Drum 광디스크 3. (Main Memory) 컴퓨터내부에존재하는내부기억장치 ROM과 RAM으로구성 CPU에의해참조되는장
1. 기억장치의분류 접근방법에따른분류순차접근기억장치 (SASD : Sequential Access Storage Device) 기억된데이터에접근할때순차적검색을하는기억장치자기테이프가대표적인 SASD 장치임. 직접접근기억장치 (DASD : Direct Access Storage Device) 기억된데이터에접근할때순서에관계없이즉시접근이가능한기억장치자기디스크, 반도체기억장치가이에속함.
More information<C0FCC0DAB0E8BBEAB1E2C1B6C1F7C0C0BFEBB1E2BBE7C7CAB1E2B1E2C3E2B9AEC1A B3E23038BFF93037C0CF41C7FC29B4D9B4DC2E687770>
제 1 과목 : 전자계산기프로그래밍 1. 의사연산테이블(pseudo operation table) 에대한 설명으로가장적절한것은? 가변데이터베이스로서패스-1 에서만참조한 고정데이터베이스로서패스-1 에서만참조한 고정데이터베이스로서패스-1, 패스-2에서만 참조한다. 가변데이터베이스로서패스-1, 패스-2에서만 참조한다. 2.C 언어에서임의의수식을다른자료형으로변환하기위해사용하는연산자는?
More information<C1A4BAB8C3B3B8AE5FBBEABEF7B1E2BBE75FC7CAB1E25F E687770>
5 기억장치 5.1 기억장치의개요 (1) 기억장치의분류 0403 기억장치의분류오답 자기잉크문자읽어내기장치 (2) 기억장치계층구조 (3) 기억장치의특성을결정하는요소 1) 접근시간 (Access time) 9906 0103 1 정보를기억장치에기억시키거나읽어내는명령을한후부터실제로정보를기억또는읽기시작할때까지소요되는시간 2 접근시간공식 0409 접근시간 = 탐색시간
More information<4D F736F F F696E74202D20C1A4BAB8C3B3B8AEB1E2BBE72CBBEABEF7B1E2BBE720BFE4C1A1C1A4B8AE5FC0FCC0DAB0E8BBEAB1E2B1B8C1B B3E2292E707074>
필기권우석샘의정보처리기사 / 산업기사 [ 2. 전자계산기구조 ] 요점정리집 & 핵심기출 [ 전자계산기구조-출제경향분석 ]. 전자계산기구조강의목차 2. 기출문제출제경향분석 ( 99 ~ 8) [ 기사 ] [ 산업기사 ] 강 - 논리회로개념 2강 - 논리회로간소화및종류 3% 6% 컴퓨터기본 3강 - 자료의개념 4강 - 자료의표현방식 5강 - 중앙처리장치, 명령어
More information슬라이드 1
프로그램내장방식 저장프로그램 (Stored Program) 방식 폰노이만이고안 메모리에자료와프로그램이함께저장 중앙처리장치 (CPU) 메모리에서필요한자료를이용 저장된명령어를순차적 (Sequential) 으로실행 4 명령어형식 명령어 (instruction) 는연산부분 (operation part) 과피연산부분 (operand part) 으로구성 연산부분은명령어가수행해야할기능을의미하는코드
More information10. 메모리 목표 메모리의개요 Random Access Memory (RAM) Read Only Memory (ROM) 프로그램가능한 ROM (PROM) 비휘발성입 / 출력메모리 메모리패키지 대용량저장장치 1
. 메모리 목표 메모리의개요 Random Access Memory (RAM) Read Only Memory (ROM) 프로그램가능한 ROM (PROM) 비휘발성입 / 출력메모리 메모리패키지 대용량저장장치 반도체메모리의세가지특성 밀도 : Density - 메모리가수용할수있는데이터의양 ( 비 ) 휘발성 : (Non-) Volatility - 전원이제거되었을때의정보저장능력
More information03차시학습내용(하드웨어1)
컴퓨터활용능력 1 급 ( 필기 ) 1 과목. 컴퓨터일반하드웨어 1 중앙처리장치 1. 중앙처리장치의정의와구성 중앙처리장치 (CPU : Central Processing Unit) - 중앙처리장치는사람의뇌와같이컴퓨터에부착된모든장치의동작을제어하고, 명령을실행하는장치입니다. - 중앙처리장치는제어장치, 연산장치, 주로구성된다. - 레지스터는 CPU 내부에서처리할명령어나연산의중간값을일시적으로기억하는임시기억장소입니다.(
More informationMicrosoft PowerPoint - ARM System-on-chip architecture_Chap 4_23p.ppt
1 - 전체요약 4. ARM 조직과구현 2 4.1 3 단계파이프라인 ARM 조직 레지스터뱅크 : 레지스터접근을위한 2개의입력포트, 1개의출력포트, 프로그램카운터를위한 1개의입출력포트배럴쉬프터 : ALU 입력전자리이동과회전수행 ALU : 산술연산, 논리연산실행어드레스레지스터 : 메모리주소저장어드레스증가기 : 연속적인메모리주소생성데이터레지스터 : 메모리로부터읽은데이터나저장할데이터를저장명령어디코더
More informationMicrosoft PowerPoint - CHAP_03 - 복쇬본.pptx
컴퓨터하드웨어 Computer Hardware PC 일반 Lecture 3 1. CPU 2. 메인보드 3. 동작원리 2 1 CPU 의 IQ? 컴퓨터하드웨어와컴퓨터구성 3 CPU??? 컴퓨터시스템전체를제어하는장치 다양한입력장치로부터자료를받아서처리한후, 그결과를출력장치로보내는일련의과정을제어하고 조정하는일을수행 4 2 CPU 의기본구조 CPU 논리연산장치 Arithmetic
More information[ 마이크로프로세서 1] 1 주차 1 차시. 마이크로프로세서개요 1 주차 1 차시마이크로프로세서개요 학습목표 1. 마이크로프로세서 (Microprocessor) 를설명할수있다. 2. 마이크로컨트롤러를성능에따라분류할수있다. 학습내용 1 : 마이크로프로세서 (Micropr
1 주차 1 차시마이크로프로세서개요 학습목표 1. 마이크로프로세서 (Microprocessor) 를설명할수있다. 2. 마이크로컨트롤러를성능에따라분류할수있다. 학습내용 1 : 마이크로프로세서 (Microprocessor) 1. 마이크로프로세서란? 1 작은실리콘칩위에트랜지스터를수천만개집적한소자 2 마이크로 [μ] 는매우작은크기, 프로세서는처리기혹은 CPU를뜻하므로
More information한국기술교육대학교장영조 한국기술교육대학교전기전자통신공학부 1
한국기술교육대학교장영조 한국기술교육대학교전기전자통신공학부 1 본슬라이드는 M. Morris Mano and Charles Kime 의 Logic and Computer Design Fundamentals 의내용을참조하였습니다. 한국기술교육대학교전기전자통신공학부 2 1. 레지스터전송과데이터처리장치 2. 순차진행과제어 3. 명령어구조 (Instruction Set
More informationMicrosoft PowerPoint - DSD06c_ISA.pptx
한국기술교육대학교 장영조 본슬라이드는 M. Morris Mano and Charles Kime 의 Logic and Computer Design Fundamentals 의내용을참조하였습니다. 한국기술교육대학교전기전자통신공학부 2 1. 레지스터전송과데이터처리장치 2. 순차진행과제어 3. 명령어구조 (Instruction Set Architecture) 한국기술교육대학교전기전자통신공학부
More informationPowerPoint 프레젠테이션
1. data-addressing mode CHAPTER 6 Addressing Modes 2. use of data-address mode to form assembly language statements 3. op of program memory address mode 4. use of program memory address mode to form assembly
More informationMicrosoft PowerPoint - polling.pptx
지현석 (binish@home.cnu.ac.kr) http://binish.or.kr Index 이슈화된키보드해킹 최근키보드해킹이슈의배경지식 Interrupt VS polling What is polling? Polling pseudo code Polling 을이용한키로거분석 방어기법연구 이슈화된키보드해킹 키보드해킹은연일상한가! 주식, 펀드투자의시기?! 최근키보드해킹이슈의배경지식
More information. 메모리의구조. 메모리개요 v 메모리번지레지스터 (MAR : memory address register) : 메모리액세스시특정워드의주소가 MAR 에전송된다. v 메모리버퍼레지스터 (MBR : memory buffer register) : 레지스터와외부장치사이에서전송되
Chapter 2 메모리와프로그램논리장치 . 메모리의구조. 메모리개요 v 메모리번지레지스터 (MAR : memory address register) : 메모리액세스시특정워드의주소가 MAR 에전송된다. v 메모리버퍼레지스터 (MBR : memory buffer register) : 레지스터와외부장치사이에서전송되는데이터의통로. 메모리 MAR 입력주소 (n 비트
More informationMicrosoft PowerPoint - 제12장.ppt [호환 모드]
Chapter 2 메모리와프로그램논리장치 . 메모리의구조. 메모리개요 메모리번지레지스터 (MAR : memory address register) : 메모리액세스시특정워드의주소가 MAR 에전송된다. 메모리버퍼레지스터 (MBR : memory buffer register) : 레지스터와외부장치사이에서전송되는데이터의통로. MAR 입력주소 (n 비트 ) 메모리 2
More information. 고성능마이크로프로세서 LU 와레지스터 파일의구조 (2.). 직접디지털주파수합성기 (FS) 의구조 3. 고성능마이크로프로세서부동소수점연산기 (Floating-Point Unit) 구조 (2) (2.) (2.) 2. 암호화를위한 VLSI 구조와설계의개요 (2.) 다음참
이비디오교재는정보통신부의 999년도정보통신학술진흥지원사업에의하여지원되어연세대학교전기전자공학과이용석교수연구실에서제작되었습니다 고성능마이크로프로세서 LU ( rithmetic Logic Unit) 와 Register File의구조 2. 연세대학교전기전자공학과이용석교수 Homepage: http://mpu.yonsei.ac.kr E-mail: yonglee@yonsei.ac.kr
More informationAVR Atmega128
AVR Atmega128 외부인터럽트 중원대학교최재영 인터럽트와폴링 MCU 에서입력을받아들이는방법은폴링방식과인터럽트방식이있음 - 폴링 (Polling) 방식 : 사용자의명령어에의해서하드웨어의변경사항을주기적으로읽어들이는방식 주기적으로하드웨어의변화를체크하기때문에사용자의프로그래밍에따라다양핚변화에대응이가능하지만 CPU 의점유율이높기때문에반응속도가느리다. 인터럽트 (Interrupt)
More informationÁ¦¸ñ¾øÀ½
국가기술자격검정필기시험문제 전자계산기산업기사 2321 2 시간 30 분 A 1 2 3 4 제 1 과목 : 프로그래밍일반 C 언어의관계연산자에해당하지않는것은? 가. < 나. < > 다. = = 라.! = 부프로그램 (subprogram) 과매크로 (macro) 에관한설명으로거리가먼것은? 가. 부프로그램을사용하면수행속도가상대적으로느리다. 나. 매크로를사용하면일반적으로프로그램의크기가커진다.
More informationAVR ATmega128 소개 마이크로컨트롤러 AVR ATmega128 저자 : 이상설 소속 : 원광대학교전기 정보통신공학부
AVR ATmega128 소개 마이크로컨트롤러 AVR ATmega128 저자 : 이상설 (slee@wku.ac.kr) 소속 : 원광대학교전기 정보통신공학부 학습목표 2/39 다양한 AVR 패밀리와소자특징을알아보고, 제어환경에따라 AVR 소자를선택하여개발할수있는융통성을이해할수있다. ATmega128 내부구조에서메모리공간, I/O 공간의프로그램과데이터를처리하기위한특수레지스터,
More information<4D F736F F F696E74202D20B8B6C0CCC5A9B7CEC7C1B7CEBCBCBCAD202839C1D6C2F7207E203135C1D6C2F >
10주차 문자 LCD 의인터페이스회로및구동함수 Next-Generation Networks Lab. 5. 16x2 CLCD 모듈 (HY-1602H-803) 그림 11-18 19 핀설명표 11-11 번호 분류 핀이름 레벨 (V) 기능 1 V SS or GND 0 GND 전원 2 V Power DD or V CC +5 CLCD 구동전원 3 V 0 - CLCD 명암조절
More information<4D F736F F F696E74202D2037C0E52DC4B3BDC3BFCDB8DEB8F0B8AE>
7장 : 캐시와메모리 메모리계층 사용자들은값싸고빠른메모리를크면클수록갖고싶어한다! - 나에게하드디스크 (300GB) 만큼의, 속도는 RAM 정도이고비휘발성메모리가있다면.. 그런데돈이없다. 2006년현재 RAM은 52 MB/5 만원 ( GB/0 만원 ) HD는 300GB/0 만원 (GB/330원) 캐시가격을정확히산정하기는어려우나 52KB/2 만원 (GB/4000
More information⑵ 2 중앙처리장치의 이름에 따라 286, 386, 486, 586(펜티엄) 등으로 개인용 컴퓨터가 분류 된다. 중앙처리장치의 구성 www.ebsi.co.kr 레지스터 연산장치 내부 데이터 버스 기억장치에서 읽어 들인 값이나 사용할 값, 계산된 결과를 임시로 저장하는
05 중앙처리장치와 기억장치 컴퓨터의 5대기능 입력 기능 출력 기능 제어 기능 연산 기능 기억 기능 중앙처리장치(CPU) (Central Processing Unit) 인터페이스(Ìnterface) 접속기, 컴퓨터가 입출력 장치 와 접속하여 동작하기 위한 물 리적인 연결과 소프트웨어적인 연결을 말한다. 1. 하드웨어의 개요 ⑴ 하드웨어 ⑵ 하드웨어(`Hardware)는
More information기억장치의종류와특징 - 주기억장치와보조기억장치, 캐쉬기억장치 - 기억장치는주로 RAM이사용 - 보조기억장치는하드디스크, CD-ROM, 테이프, 플로피디스크, DVD,USB, SSD - 주기억장치는보조기억장치와달리접근속도가매우빠름 - 보조기억장치는주기억장치보다용량이크고비
3 주차 3 차시기억장치및속도와성능 학습목표 1. 기억장치의종류를구분할수있다. 2. 속도와성능에대해설명할수있다. 학습내용 1 : 기억장치 1. 기억장치의개념 기억장치의기능 - 프로그램, 처리할데이터, 처리된결과등을저장하는장치임 * 기능 : -컴퓨터에서사용하는모든프로그램이나데이터를기억시켜두고필요할때에이용함 * 분류 : -기억장치는처리속도와사용속도, 용도, 용량에따라주기억장치,
More information반도체메모리 메모리 (memory) 분류 순차액세스메모리 랜덤액세스메모리 RAM ROM DRAM SRAM Mask ROM Field PROM 반도체메모리의분류 Fuse-link PROM EPROM EEPROM - 2 -
Chapter 2 메모리와프로그램논리장치 반도체메모리 메모리 (memory) 분류 순차액세스메모리 랜덤액세스메모리 RAM ROM DRAM SRAM Mask ROM Field PROM 반도체메모리의분류 Fuse-link PROM EPROM EEPROM - 2 - Ø 접근방법에의한분류 v RAM(Random Access Memory) : 접근시간이어느위치나동일하게걸리는메모리형태
More information<BFACBDC0B9AEC1A6C7AEC0CC5F F E687770>
IT OOKOOK 87 이론, 실습, 시뮬레이션 디지털논리회로 ( 개정 3 판 ) (Problem Solutions of hapter 9) . T 플립플롭으로구성된순서논리회로의해석 () 변수명칭부여 F-F 플립플롭의입력 :, F-F 플립플롭의출력 :, (2) 불대수식유도 플립플롭의입력 : F-F 플립플롭의입력 : F-F 플립플롭의출력 : (3) 상태표작성 이면,
More information1부. 임베디드시스템
2. 마이크로프로세서시스템의 기본개념 마이크로프로세서시스템 하드웨어와소프트웨어가조합되어특정한목적을수행하는시스템 특정한기능을수행하도록마이크로프로세서와입출력장치를 내장하며, 이를제어하기위한프로그램이내장되어있는우리의일상 생활에서사용되는각종전자기기, 가전제품, 제어장치등 1 마이크로프로세서시스템응용분야 정보가전 : 세탁기, 오디오, 인터넷냉장고, HDTV 등 제어분야
More informationPowerPoint 프레젠테이션
System Software Experiment 1 Lecture 5 - Array Spring 2019 Hwansoo Han (hhan@skku.edu) Advanced Research on Compilers and Systems, ARCS LAB Sungkyunkwan University http://arcs.skku.edu/ 1 배열 (Array) 동일한타입의데이터가여러개저장되어있는저장장소
More informationgisa_pil_070304_pdf.hwp
국가기술자격검정 필기시험문제 2007년 기사 제1회 필기시험 수험번호 성명 자격종목 및 등급(선택분야) 정보처리기사 종목코드 1320 시험시간 2시간 30분 문제지형별 A 답안카드 작성시 시험문제지 형별누락, 마킹착오로 인한 불이익은 전적으로 수험자의 귀책사유임을 알려드립니다. 제 1 과목 : 데이터베이스 1. 트랜잭션의 특성 중 다음 설명에 해당하는 것은?
More informationMicrosoft PowerPoint - 강의자료2_Chap2,3 [호환 모드]
컴퓨터구조 강의노트 #2: Chapter 2: 컴퓨터의발전과정과성능 Chapter 3: 최상위에서본컴퓨터의기능및상호연결 2008. 3. 10. 담당교수 : 조재수 E-mail: jaesoo27@kut.ac.kr 강의노트다운로드사이트 http://ipsl.kut.ac.kr 1 컴퓨터시스템구조론 제 2 장컴퓨터의발전과정과성능 2 1 2.1 컴퓨터의간략한역사 제
More informationMicrosoft PowerPoint - hw8.ppt [호환 모드]
8.1 데이터경로와제어장치 Chapter 8 데이터경로와제어장치 많은순차회로의설계는다음의두부분으로구성 datapath: data의이동및연산을위한장치 control unit에상태신호제공 control ol unit: datapath th 에서적절한순서로 data 이동및연산을수행할수있도록제어신호제공. 먼저, datapath를설계 다음에, control unit
More informationPowerPoint Presentation
Korea Tech Conference 2005 년 5 월 14 일, 서울 2005 년 5 월 14 일 CE Linux Forum Korea Tech Conference 1 Parallel port 를이용한가전제품 제어 임효준 LG 전자 imhyo@lge.com 2005 년 5 월 14 일 CE Linux Forum Korea Tech Conference 2
More information주기억장치에접근할때 DMA 제어기는 CPU 의 Bus Line 을이용하여 Cycle Stealing 을한다. Cycle Stealing 은 DMA 로부터주기억장치로데이터전송요구가일어났을때만 DMA 가버스의사용권을일시적으로 CPU 로부터빼앗는전송방식이다. 3 중앙처리장치
제 10 장입출력장치 1. 입출력장치 (1) 입출력장치종류 (2) 입출력장치의동작 1 중앙처리장치또는주기억장치와외부의입출력매체사이에정보를전송한다. 2 중앙처리장치또는주기억장치에비해동작속도가매우느리다. 3 중앙처리장치또는주기억장치와정보를처리하는단위가다르다. 4 에러가발생할확률이매우높다. 5 각각의동작에대해자율성을보장할수있다. 2. 입출력제어기법 (1) 중앙처리장치
More informationJVM 메모리구조
조명이정도면괜찮조! 주제 JVM 메모리구조 설미라자료조사, 자료작성, PPT 작성, 보고서작성. 발표. 조장. 최지성자료조사, 자료작성, PPT 작성, 보고서작성. 발표. 조원 이용열자료조사, 자료작성, PPT 작성, 보고서작성. 이윤경 자료조사, 자료작성, PPT작성, 보고서작성. 이수은 자료조사, 자료작성, PPT작성, 보고서작성. 발표일 2013. 05.
More informationADP-2480
Mitsubishi PLC 접속 GP 는 Mitsubishi FX Series 와통신이가능합니다. 시스템구성 6 7 8 GP-80 RS- Cable RS-C Cable FXN--BD FXN--BD 6 FX Series(FXS,FXN,FXN,FXNC, FXU) 7 FXS, FXN 8 FXN FX Series 는기본적으로 RS- 통신을하며, RS-/ converter
More informationMicrosoft Word - FunctionCall
Function all Mechanism /* Simple Program */ #define get_int() IN KEYOARD #define put_int(val) LD A val \ OUT MONITOR int add_two(int a, int b) { int tmp; tmp = a+b; return tmp; } local auto variable stack
More informationATmega128
ATmega128 외부인터럽트실습 Prof. Jae Young Choi ( 최재영교수 ) (2015 Spring) Prof. Jae Young Choi 외부인터럽트실험 외부인터럽트를사용하기위해관렦레지스터를설정 일반적으로 I/O 포트에대한설정이끝난후에외부인터럽트나타이머 / 카운터설정 PE4~7 번까지 4 개의외부인터럽트 INT4~INT7 까지사용 외부인터럽트사용법요약
More information(1) 주소지정방식 Address Mode 메모리접근 분기주소 명령어 직접번지 Reg. 지정 Reg. 간접 Base Index 간접 Immediate 상대번지 절대번지 Long 주소 Reg. 간접 Byte Access Bit Access 내부 Data M
(1) 주소지정방식 Address Mode 메모리접근 분기주소 2. 8051 명령어 직접번지 Reg. 지정 Reg. 간접 Base Index 간접 Immediate 상대번지 절대번지 Long 주소 Reg. 간접 Byte Access Bit Access 내부 Data Memory 외부 Data Memory (2) 명령어세트 - 8051 명령어는 5 가지로분류,
More informationDeok9_Exploit Technique
Exploit Technique CodeEngn Co-Administrator!!! and Team Sur3x5F Member Nick : Deok9 E-mail : DDeok9@gmail.com HomePage : http://deok9.sur3x5f.org Twitter :@DDeok9 > 1. Shell Code 2. Security
More information<4D F736F F F696E74202D C61645FB3EDB8AEC7D5BCBA20B9D720C5F8BBE7BFEBB9FD2E BC8A3C8AF20B8F0B5E55D>
VHDL 프로그래밍 D. 논리합성및 Xilinx ISE 툴사용법 학습목표 Xilinx ISE Tool 을이용하여 Xilinx 사에서지원하는해당 FPGA Board 에맞는논리합성과정을숙지 논리합성이가능한코드와그렇지않은코드를구분 Xilinx Block Memory Generator를이용한 RAM/ ROM 생성하는과정을숙지 2/31 Content Xilinx ISE
More informationMicrosoft PowerPoint - o8.pptx
메모리보호 (Memory Protection) 메모리보호를위해 page table entry에 protection bit와 valid bit 추가 Protection bits read-write / read-only / executable-only 정의 page 단위의 memory protection 제공 Valid bit (or valid-invalid bit)
More informationMicrosoft PowerPoint - 05-ARM-Instruction-Set.ppt
ARM 명령어집합 임베디드시스템소프트웨어 I 내용 ARM 구조 프로세서수행모드 레지스터구조 예외처리과정 ARM 명령어형식 조건수행접미사 데이터처리명령어 곱셈명령어 Load/Store 명령어 다중레지스터 Load/Store 스택명령어 SWI 명령어 Branch 명령어 상태레지스터접근명령어 명령어요약 ARM 명령어집합 2 ARM 구조특징 모든명령어가 32bit
More information초급과정 목차
제목 S7 PLC 소개.... 2 STEP 7 패키지구성... 3 Automation License Manager... 4 Automation License Manager 화면설명... 5 License 설치 / 백업... 6 P.C PLC 연결...... 7 인터페이스설정.... 8 P.C Adapter(RS-232C, USB) 인터페이스설정... 9 P.C
More informationMicrosoft PowerPoint - M09_CPUarchi.ppt [호환 모드]
제 9 장 Instruction Set Architecture 9-1 컴퓨터아키텍쳐개념 Machine language : ( 프로그램메모리에저장되는 ) 이진코드 Assembly language : symbolic, opcode + address 정보 아키텍쳐명령어세트아키텍쳐 organization : DP, 제어장치, 연결버스하드웨어 : 논리적회로 명령어 format
More informationAVR ATmega128 소개 AVR ATmega128 IT Eng 학습목표 ü 다양한 AVR 패밀리와소자특징을알아보고, 제어환경에따라 AVR 소자를선택하여개발할수있는융통성을이해할수있다. ü ATmega128 내부구조에서메모리공간, I/O 공간의프로그램과데이터를처리하기
AVR ATmega128 소개 AVR ATmega128 학습목표 ü 다양한 AVR 패밀리와소자특징을알아보고, 제어환경에따라 AVR 소자를선택하여개발할수있는융통성을이해할수있다. ü 에서메모리공간, I/O 공간의프로그램과데이터를처리하기위한특수레지스터, 범용레지스터의역할을이해할수있다. ü ATmega128 내부에포함된명령어인출과실행절차를알아보고, 명령어유형을통해동작을이해할수있다.
More informationAPI 매뉴얼
PCI-DIO12 API Programming (Rev 1.0) Windows, Windows2000, Windows NT and Windows XP are trademarks of Microsoft. We acknowledge that the trademarks or service names of all other organizations mentioned
More information특징 찾아보기 열쇠 없이 문을 열 수 있어요! 비밀번호 및 RF카드로도 문을 열 수 있습니다. 또한 비밀번호가 외부인에게 알려질 위험에 대비, 통제번호까지 입력해 둘 수 있어 더욱 안심하고 사용할 수 있습니다. 나만의 비밀번호 및 RF카드를 가질 수 있어요! 다수의 가
www.kdnetwork.com 특징 찾아보기 열쇠 없이 문을 열 수 있어요! 비밀번호 및 RF카드로도 문을 열 수 있습니다. 또한 비밀번호가 외부인에게 알려질 위험에 대비, 통제번호까지 입력해 둘 수 있어 더욱 안심하고 사용할 수 있습니다. 나만의 비밀번호 및 RF카드를 가질 수 있어요! 다수의 가능할 삭제할 건전지 사용자를 위한 개별 비밀번호 및 RF카드
More information2009년2학기 임베디드시스템 응용
마이크로컨트롟러기초 (#514112 ) #3. 컴퓨터구조기초 핚림대학교젂자공학과이선우 주요학습내용 컴퓨터시스템구조기초 디지털논리회로관련용어, 장치기초 컴퓨터시스템구조관련기초내용 참고문헌 논리회로이롞, 실습, 시뮬레이션, 임석구, 홍경호, 핚빛미디어, 2007 알기쉽게해설핚컴퓨터구조완성, 조경산저, 이핚출판사 2 Typical digital signal TTL
More information구문 분석
컴파일러구성 제 10 강 중간언어 / 인터프리터 Motivation rapid development of machine architectures proliferation of programming languages portable & adaptable compiler design --- P_CODE porting --- rewriting only back-end
More information학습목차 2.1 다차원배열이란 차원배열의주소와값의참조
- Part2- 제 2 장다차원배열이란무엇인가 학습목차 2.1 다차원배열이란 2. 2 2 차원배열의주소와값의참조 2.1 다차원배열이란 2.1 다차원배열이란 (1/14) 다차원배열 : 2 차원이상의배열을의미 1 차원배열과다차원배열의비교 1 차원배열 int array [12] 행 2 차원배열 int array [4][3] 행 열 3 차원배열 int array [2][2][3]
More information<C1A4BAB8C3B3B8AE5FBBEABEF7B1E2BBE75FC7CAB1E25F E687770>
9 마이크로컴퓨터내에는동작에항상필요한모니터프로그램이있으며, 이러한모니터프로그램이기억되기에적당한장소임 www.gisa79.com 10 ROM 칩에필요한신호 0603 주소 읽기신호 칩선택신호 2) RAM 1 Random Access Memory 2 자유롭게읽고쓸수있는기억장치 3 RAM의종류 0405 0703 0109 0205 0505 구분 DRAM 0705 SRAM
More informationMicrosoft PowerPoint - chap06-2pointer.ppt
2010-1 학기프로그래밍입문 (1) chapter 06-2 참고자료 포인터 박종혁 Tel: 970-6702 Email: jhpark1@snut.ac.kr 한빛미디어 출처 : 뇌를자극하는 C프로그래밍, 한빛미디어 -1- 포인터의정의와사용 변수를선언하는것은메모리에기억공간을할당하는것이며할당된이후에는변수명으로그기억공간을사용한다. 할당된기억공간을사용하는방법에는변수명외에메모리의실제주소값을사용하는것이다.
More informationMicrosoft PowerPoint - chap04-연산자.pptx
int num; printf( Please enter an integer: "); scanf("%d", &num); if ( num < 0 ) printf("is negative.\n"); printf("num = %d\n", num); } 1 학습목표 수식의 개념과 연산자, 피연산자에 대해서 알아본다. C의 를 알아본다. 연산자의 우선 순위와 결합 방향에
More information