< F B1B3C0E B3E238BFF93134C0CF292E BC8A3C8AF20B8F0B5E55D>

Size: px
Start display at page:

Download "< F B1B3C0E B3E238BFF93134C0CF292E BC8A3C8AF20B8F0B5E55D>"

Transcription

1 OrCAD Capture V.7 Training Guide 나인플러스정보기술 EDA 사업부 서울특별시서초구서초 동 - 원진 B/D F 전화 : 0)8-7 팩스 : 0)8-77 부산광역시수영구망미동 나니B/D F/F 전화 : 0)78-8,, 팩스 : 0) master@orcad.net 담당 : 김태형연구원, 유수일대리, 장대웅대리 Ⅰ. Capture? Capture Entry - Capture 의개요 OrCAD Capture program 은회로도 (Schematic) 분석을쉽게하고, 상징적인전자회로도면을그려서이를인쇄회로기판으로실제적인작업을하기위한최종의 Netlist file을생성하는것이다. OrCAD Capture program 은여러가지종류의 Netlist 형식을지원한다. 기구설계프로그램과연계하기위한 Auto CAD, Genertic CAD등에필요한 DXF 파일을 Netlist 작성시에생성할수있으며, EDIF, VHDL, Verilog HDL과다른전자회로설계프로그램으로도 Netlist 파일을생성할수있다. PSpice Library 를포함하여약,000 개이상의많은 library 를내장하고있으며새롭게부품혹은심볼을생성하기가쉽다. Wire, Bus 등연결점의자동표현 (Auto Junction), Macro 기능지원등의기능외에도비트맵이미지등의 Logo File 또한불러들일수있다. 명령어의빠른접근을위한Toolbar와Tool Palette 제공, 부품목록, 도면정보등의문서화시켜서이를 database 화할수있다. 한글 Windows 상에서의한글서체지원, 작성한회로도면의미리보기기능지원, 사용의편리성을위한 On-line Help와 Interactive Tutorial 제공, Excel, Lotus 등각종스프레드시트등과파일호환기능이있다.

2 .7 New Features.7 New Features

3 .7 New Features.7 New Features

4 .7 New Features 7.7 New Features 8

5 New Schematic Design Capture Entry Tool 환경 프로그램실행 (File > New > Project ) 를선택하면아래와같은창이나타난다. Name : Project Name ( 경로와프로젝트이름은항상영문으로기입 ) Location : 저장위치 Analog or Mixed-Signal Circuit Wizard Analog 또는 Analog/Digital 혼합회로설계를위한 Pspice Project option. PC Board Wizard PCB를설계용 OrCAD Layout을사용하기위한 Project option. Programmable logic Wizard CPLD나 FPGA design, Digital simulate 을위한 Project option. Schematic Schematic 작성용 Capture 를사용하기위한 Project option. 9 Orcad Capture Window 의구조 Capture Entry Tool 환경 Capture 를실행하면 Project, Schematic, Session log Window 가나타난다. Simulation 을위한 Capture 환경을사용하기위해서는사용될프로젝트의 Type 을 Analog or Mixed A/D 로실행하여야하며, 오른쪽그림에서와같이 Project Window 의상단에 Analog or Mixed A/D 란표현이나타난다. 0

6 Capture Entry Tool 환경 Project Window & Session Log Window Design Resource Schematic 관련데이터관리 Schematic page(*.dsn), Design Cache, Library(*.OLB) Outputs Schematic 관련데이터출력관리 Design Rule Check ( *. DRC ), Netlist file( *. NET ) Bill Of Material(BOM) Pspice Resources Simulation 관련데이터관리. Simulation Setting(*.SIM), Stimulus File(*.STL) Include File(*.INC), Model Lib(*LIB) Lib(*.LIB) Schematic Design에서작업되는내용들을기록하는기능의윈도우. Session log open Menu / window / Session log Capture Bar & Tool Bar Capture Entry Tool 환경 Project 실행환경에서관리자와도면편집기를선택시 Menu Bar의옵션이바뀌는것을볼수있을것이다. Capture Bar에서 Schematic 및 Simulation관련메뉴는 Place 와 PSpice 메뉴를사용한다.

7 Capture Entry Tool Palette Tool Palette Selection - mode 설정및도면의부품선택시사용 Part - library 불러오기 Wire - 배선작업 Net Alias - Wire 에이름부여 Bus - Data line 배선 Junction - 접점 Bus Entry - bus 에서의복수 signal 를묶음 Power,Ground - Ground, Power 의 library Hierarchical Block - 계층구조의 Box 를설정 Hierarchical Port - 계층구조로 연결된 새로운 Schematic연결할 Port Hierarchical Pin - 계층구조의 Box 에 Pin 배치 Off-PageConnector- 평면구조도면과도면연결 Capture Entry Tool Palette Place > Part 단축키 P Part : 키워드입력하여등록된라이브러리 목록을알파벳순서로목록화시킴. Add Library ( 라이브러리추가 ) Library 경로 : C:\OrCAD\OrCAD_.7\tools\capture\library\*.olb Part Search = Window 프로그램에서 지원되는찾기기능과유사. Ok 클릭시마우스에부품과같이움직이며, 마우스클릭시부품배치,ESC 버튼을 클릭하면 End Mode 로빠져나간다.

8 Place > Wire 단축키 W Capture Entry Tool Palette 핀과핀을전기적으로연결하여주는 wire를사용 Place line, poliline ( 전기적인속성을뛰지않은라인 ) 과는다름. Wire가제대로핀에연결시핀에있는사각형박스가사라진다. Wire를대각선으로연결시에는 Shift와함께왼쪽버튼을클릭. Place > Net alias 단축키 N Capture Entry Tool Palette Wire에이름을부여. 회로도면의간결화및시뮬레이션결과파형및기타설정의용이성. 같은이름으로존재하는경우서로연결된것으로인식되어불필요한와이어를줄여주며, 디지털회로설계시디지털신호원들의선언문으로사용된다. Place > Bus Bus Entry signal[..8] signal signal signal signal signal signal signal7 signal8 signal signal signal signal signal signal signal7 signal U DAC8break DB7 DB DB DBOUT DB DB DB REF DB0 AGND Bar V 0V Place Offpage Connector 0 Bus 와 Wire 연결시항상 Bus Entry<Place > Bus Entry> 를사용해야하며, Bus 에 Signal 정의는 [..?] 의형태의문법을사용해야만한다. 세가지종류 [..?], [:?], [-?] 같은뜻으로사용된다.

9 Capture Entry Tool Palette Part 및 Symbol Part : 실제물리적으로존재하는부품 Symbol : 회로설계를위해가상적으로만들어놓은라이브러리 Part Symbol 7 Capture Entry Tool Palette Place > Ground, Power 단축키 G,F Simulation 을위한접지는 Place Ground / Power 0 / Source 를사용한다. Capsym.olb 의 Symbol 들을사용할경우자체적으로가지고있는이름을 0 으로사용시무관 _WAVE Power Symbol : 전원용의심볼로사용되며실제전원을가지고있는 것이아니고, 실제전원과연결하여 Net alias와같은의미로사용된다. 이심볼은 One sheet( 사용되고있는 Page 내부에서만효력을가짐.) PORTLEFT-L PORTNO-L OFFPAGELEFT-L OFFPAGELEFT-R Port : 독립적으로사용될때계층구조및평면구도할것없이 Global하게사용된다. 프로젝트내의모든 Page와연결할수있는용도 Offpage-Connect : 전형적으로 Page와 Page를연결할경우주로이용된다. 연결정보를가지고있는범위에있어서의각 Symbol의관계 Power Symbol < Offpage-connect < Port One sheet Page Page Hierarchical Structure One sheet Flat Structure One sheet 8

10 Capture Entry - 도면구조 Design Structure <Flat Design, Hierarchical Design> Flat Design DSP_F_RD- Page Menu / Place / Hierarchical block DSP_F_WR- C 0PF C 0PF GND GND Page HC_D0 HC_D HC_D HC_D HC_D HC_D HC_D HC_ D7 XD0 XD XD XD XD XD XD XD7 HC_F_FL- HC_F_EM- HC_F_RS- 7 7 U D0 D D D D D D D7 D8 W R XI RS FL/RT 70 Q0 Q Q Q Q Q Q Q7 Q8 FF EF XO/HF HC_F_WR- HC_F_RD- 일반적으로 Off-page connector 는평면구조도면에적용시키지만단일구조도면에서도적용시킬수있다. 사용방법은동일한 Schematic 폴더내에있는서로다른 page 도면의 off-pageconnector 들의서로간에 이름이 Matching 을필수로한다. 9 Capture Entry - 도면구조 Hierarchical Design / Root Schematic halfadd_a CARRY_IN X SUM SUM Y CARRY HALFADD.SCH halfadd_b UA CARRY_OUT X X SUM 7LS Y Y CARRY HALFADD.SCH UA X 7LS08 UA 7LS0 UB 7LS0 UB 7LS SUM Y X_BAR UB 7LS UC 7LS08 8 CARRY 이구조는회로도의임의의영역을다른계층의도면으로관리하는경우사용되며 Project Manager 창의 Schematic 폴더아래에또다른 Schematic 폴더가존재하는형태로나타난다. 또하나의블록은시뮬레이션의관점에선단지하나의라이브러리로인식되며, 블록의핀은라이브러리의 핀과같은관점에서해석된다. 0

11 Capture Entry - 도면구조 Hierarchical Block Create Place > Hierarchical block Reference : Part Reference 와같이 중복이되지않도록 Reference Name 을 주도록한다. Implementation type :Block 안에 지정될 type 을지정한다. 도면이면 Schematic view, VHDL 이면 VHDL 을 선택하면된다. Implementation name : Block 안에 들어갈 Schematic name 을적어주면 된다. = Part Name(dn70,Qn90) Path and filename : 만약 implementation type 에서 schematic view 외의항목을선택시그 source 파일의경로를지정하여주면된다. 이후 Ok 를클릭하면 + 형태의마우스로드래그를하여블록을설정한다. Capture Entry - 도면구조 Hierarchical Pin 배치 Place > Hierarchical pin 사용순서 - 블록을선택후아이콘을클릭하거나 Place > Hierarchical Pin 선택 - 핀네임과타입결정후연결될선이 Wire 인경우 Scalar 를,Bus 인경우 Bus 를클릭 - 생성된핀은 Block 의외각에배치하며, 위의순서를반복하여제작한다. - 하나의블록에연결될핀을배치완료. * 여기서 Bus 의핀네임은항상 name[..]:bit 인경우또는 또는 : 을사용. * 도면내에서블록을복사하는경우일반부품과는달리 Reference name 은하나씩증가된다.

12 Capture Entry - 도면구조 Hierarchical Pin 배치 오른쪽마우스 : Descend Hierarchy 또는더블클릭 사용순서 - 블록에연결될핀생성이후하위도면으로이동은오른쪽마우스를통하여 Descend Hierarchy 를클릭하여새로생성될페이지이름을지정후 OK 위와같이생성된페이지에 자동적으로연결될 Port 가생성되어나타난다. - 이후하위도면 ( 블록 ) 에작성해야할도면을작성한다. Capture Entry - 도면구조 Sample Circuit <Full Adder>

13 Sample Circuit <Half Adder> Capture Entry - 도면구조 Capture Entry 단축키정리 Orcad Capture Key OrCAD Program을사용할때는항상마우스의오른쪽버튼을생각하면접근하기가수월하다. Program 창의메뉴항목에작업수행에따른기능이나타나지만, 작업에따른해당항목을왼쪽마우스로클릭하면활성화되고, 그상태에서오른쪽마우스를클릭하면그작업에관련된 Option이나타나게된다. 일반적으로어떤작업의속성을보기위해서는활성화 오른쪽마우스 Properties(7.x 버전에서는 Modify) 를선택하면되고, 그작업을빠져나가려면오른쪽마우스 End mode(end command) 를선택하면된다. 또한, OrCAD Program에서는 Excel과같이 Spreadsheet 형식으로부품 data를관리하므로작업관리및 Editing이빠르고, 편리하다. 또 Hot Key 를사용하면, 도면작업에많은시간을저장할수있으며, 기존 Micro Simulation 사의프로그램에서는 Shift+key 를사용하였지만, Orcad Capture 에서는 Shift 를사용하지않는다. Place Part P Place Wire W Place Net Alias N Place Bus B Bus Entry E Place Ground G Zoom In I Zoom Out O Place Center C Simulation Run F Update F End Mode Esc Copy = Ctrl + C Cut = Ctrl + X, Popup menu Ctrl + Right mouse, Popup menu (Right mouse) Paste = Ctrl + V, Popup menu wire 와부품분리 = Alt +mouse Capture 내부창이동 = Ctrl +TAB

14 Capture Entry Tool Options Options Menu <Capture Environment> Option > Preferences - Color /Print : 작업도면에사용된객체의바탕색, 부품, 선등의색지정을가능하게한다. -Grid Display : Schematic editor와 Part 및 Symbol edit의격자에대한설정을한다. Point snap to grid : 격자를기준으로또는무시하고도면의객체를이동시사용 회로작성시 : Snap to grid 를체크 Part and Symbol 편집시 : 제거후사용 -Pan and Zoom : Schematic 작업시마우스의이동에따른도면이동및속도또한 zoom factor는 확대에관한줌계수를나타내는것으로 default 값을갖는다. -Select : 커서로임의의영역을할당할때에디바이스의전체가블록으로지정되어야활성화가 - Miscellaneous 되는지, 아니면디바이스의어느일부분만블록으로지정되어도활성화되는지의여부를 설정해주는 option 이다. Auto Reference 부품을배치할때 Reference 를자동적으로부여할것인가설정 Intertool Communication Capture 에서의정보를 Layout, PSpice, 등을사용하여디지인의 정보를나타나게하고상호호환하게하는기능. Capture 만이용시이기능이선택되지 않으면보다빠른작업을할수있다. 7 Capture Entry Tool Options Color / Print (Option > Preferences) Print 여부를결정. 디스플레이색을결정. 8

15 Capture Entry Tool Options Grid Display (Option > preferences) Grid 의표시여부, Grid 타입을결정 적용영역을결정 Displayed 항목 : schematic 혹은 part edit window 에서의 grid 를표시. Grid style : grid를라인으로하는지혹은도트 ( 점 ) 로하는지결정. Pointer snap to grid : 격자에규격에또는규격에제한없이 Schematic의모든객체를이동배치설정 Grid spacing : 격자간격설정. 9 Capture Entry Tool Options Pan & Zoom (Option > preferences) 확대와축소시배율값조정 객체를선택하여 drag 시자동스크롤의배율값조정 0

16 Capture Entry Tool Options Select (Option > preferences) 객체를 drag하여선택시drag박스에객체가박스안에모두들어가는지의여부에따라선택여러개의객체를선택하여 drag시객체의외각선을정확하게표시하여주는개수를정의 Miscellaneous Capture Entry Tool Options (Option > preferences) 박스나원을그릴시에 fill( 채우기 ) style 를설정. Session log 창에서사용될 font를지정. Text Rendering - Text 를표현시외각선만을표시할것인지의여부. Auto Recovery - 설정시간에맞추어자동저장기능. Auto Recovery 자동저장시간을설정 Auto Reference 부품을배치시 자동으로 Reference name 이생성. Intertool Communication Layout 과의 cross probing 기능제공. UNDO 저장후, 이전 UNDO/REDO 내역삭제 * PSpice작업시시뮬레이션을진행하게되면Capture에서작업된모든설정항목및도면자체의파일은자동저장된다. 즉, 시뮬레이션을실행하게되면, UNDO/REDO 내역을포함한기존의설정항목에의한모든데이터는 Update 된다. 원본의파일은보전이되지않은것에유의.

17 Capture Entry Tool Options Text Editor (Option > preferences) VHDL / Verilog 에디터상에서사용할 Font 설정 Capture Entry Tool Options Design Template (Option > Design Template) Design Template 는새로시작되는프로젝트에영구적으로적용된다. - Font : Alias, Bookmark, Pin Name, Pin Number 등의 Text 에관한사항을지정한다 - Title Block : 이옵션은디자인도면을완성한후사용자가도면의목적과작업된내용그리고 디자이너의이름과계층구조시에개별도면의번호등의전기적인정보를가지지않은부수적인 내용을표현하고자하는경우에사용되는옵션이다. - Page size : 새롭게적용될프로젝트의 Page 설정을 Inch 및 Millimeter 단위로설정하며, 작업중의 Schematic page 는 Option / Schematic page properties 에서설정가능하다. - Grid Reference : 도면가장자리에있는격자를설정 GridReference 을알파벳이나숫자로 설정하고셀의넓이를조정할수도있다. 이설정을프린트할때나타나게하거나나타나지않게지정할수도있다. - Hierarchy : 이기능은앞으로의디자인할계층구조디자인때에계층구조블록과부품들에대한 우선순위에관한내용을설명한다. - SDT Compatibility : Orcad Window 에서 Dos 로또는 Dos 에서 Window 로변환시속성 Table 의 Matching 항목지정.

18 Capture Entry Tool Options Font (Option > Design Template) 새로운프로젝트를시작할때의 setting 값을설정. Schematic 도면에서사용할 textt 의 tpe type 에따라 text t font 를설정. Capture Entry Tool Options Title block (Option > Design Template) 새로운프로젝트를시작할때에지정된 title block이배치되고이창에서기입한값이그 Title block 에자동으로기입된다.

19 Capture Entry Tool Options Page Size (Option > Design Template) 새로이생성시킬 Project 의 Page size 이다. 7 Capture Entry Tool Options Grid Reference (Option > Design Template) 새로운 Project 에적용될 Grid reference 값을설정한다. 8

20 Capture Entry Tool Options Schematic Page Properties (Option > Schematic Page Properties > Page Size) 새로운 Project 에적용될 Grid reference 값을설정한다. 9 Capture Entry Library 수정및제작 Part Edit & Symbol edit <New library> Part Library Design ( 새로운라이브러리제작시 : File > New > library) 새로운라이브러리제작시왼쪽의 Project manager 창에기본적으로 "Library.olb" 경로가나타나는폴더가생성되고, 이 Olb 파일은인스톨된디렉토리의 Library라는디렉토리에저장된다. 그경로가나타나는폴더를활성화한후오른쪽마우스를누른다음 New Part 항목을선택하거나, 메뉴바의 design menu에서 pop up menu에있는 new part와 new symbol 중에서 new part를선택한다. 이때 New Part properties 대화상자가나타난다. 여기서는 Name에부품의이름을기입하고부품의해당속성을적어준다. Part edit 작업시 File / New, Open / library로작업이이루어지는경우, 새롭게만들거나기존의라이브러리를영구적으로변경이되며, Schematic환경에서 Part edit의명령은현제프로젝트의경로로 Save as로서작업이진행된다. 0

21 New Part Properties Capture Entry Library 수정및제작 Part Reference Prefix : 부품을불러올때 Reference name 앞에자동으로붙는이름으로부품의 type을나타낸다. 일반적으로, Gate type U, Register type - R, Condenser type - C... 등과같이기입하면된다. PCB FootPrint : 해당부품의 Footprint를지정하는창으로 New Part Properties 대화상자에서지금디자인할 library가향후특정한 Footprint로사용할경우 PCB Footprint를기입한다. Part Editor Capture Entry Library 수정및제작 Create Convert View : 상반되는부품을만들때사용하는선택항목으로부품을만들고 menu bar View convert를선택하면바로만들수있게된다. Multiple Part Package : 여기서는 Gate가여러개존재하는 Package type Library를생성할경우 Part per Package 개수를기입하고, Gate 모양이모두같은 Library일때는 Homogeneous, 각각다른경우는 Heterogeneous를지정하면된다. 즉, 7LS00과같은경우에는 parts per package가, 7LS00과같은 Not gate는 이된다. 설정이끝난후에 [OK] 버튼을누른다. New part design 창이나타나면이제오른쪽의 Tool Palette의그리기도구를사용하여먼저 Library의모양 ( 외곽선 ) 부터그린후 Pin을형성하면되는데 Pin은왼쪽그림의점선을따라다닌다는점에유의하자. 또한부품의핀을배치할때는사용될속성과이름에주의하여배치한다. 실제핀은점선을따라배치가되지만먼저심볼모양을오른쪽아이콘바를이용하여심볼모양을그려준다. 심볼은 part를구별하기위해쉽게알아볼수있도록그려주는것이좋다.

22 Capture Entry Library 수정및제작 Place Pin Library의 Pin은 Pin name, Pin number, Pin type의 가지속성으로구성되는데이러한 Pin 속성은나중에 Design Rules Check를실행할때의근거가된다. Name : name 에서는핀의이름을적어주면된다. Number : 실제 Package 데이터북을보고정확하게주어야한다. Shape : 핀에어떠한신호가지나가는지에따라핀의모양을결정한다. Type : 핀이어떠한역할을할것인지에따라속성을결정한다 핀네임과넘버 Capture Entry Library 수정및제작 Pin Name & Pin Number 핀넘버는기준점으로부터시계반대방향으로돌아가며 에서하나씩증가시키며붙인다. ( 일종의약속 ) 핀네임을보면전원핀등은, GND 라고특정한이름을정해준다. 하지만밑에보이는그림과같이일반데이터핀들은연결된 part 의 pin 네임을따라가게된다.

23 Capture Entry Library 수정및제작 Place Pin Array 핀을배치할경우에, 핀을일일이배치하지않고한번에많은수의핀을 배치하고자하는경우는 Tool palette의 Place Pin Array 아이콘을누른다. Starting Name : Place Pin Array 대화상자에서최초에시작되는핀의이름을지정. Starting Number : 최초에시작되는핀의번호를지정. Number of : 한번에배치하고자하는핀의개수를지정. Increment : 핀의 에서 로, 에서 으로등과같은증가량을지정. Pin Spacing : 핀과다음핀과의간격을지정하고자한다면 Pin Spacing에숫자를기입하면된다. Manager Tool Capture Entry Manager Tool Capture 에서부품의배치와배선이완료되면디자인과정을마치도록도와주기위한관리자 Tool Menu 명령을사용한다. 하지만프로젝트에포함되지않은계층구조의도면에는이명령이무의미하다. 아래에는 Capture Design 의전체적인흐름도를설명한다. 디자인매니저창에서디자인파일, 스키매트폴더, 그리고 schematic 페이지중, 한가지를선택하게되면유틸리티아이콘들이활성화되고실행가능한상태로 된다. 좌측의그림과같이관리자목록이활성화된 상태에서만 Tool 이란메뉴가활성화된다.

24 Capture Entry Manager Tool Annotate (Project Manager 활성화 / Tool > Annotate) 회로도상의부품에일련번호를자동으로부여하는기능으로일반부품은 U, U, 저항은 R, R 캐패시터는 C, C 등의번호를부여하고그번호를 Part Reference Name이라부른다. 이런 Reference Name을기입하는과정을 Annotating, 또는 Update Part Reference라하는데 Option menu Preference Miscellaneous에 Auto Reference' 라는선택항목이있어서부품을불러올때자동으로 Reference Name 이갱신되지만부품을 Copy 할경우는갱신되지않아서, 부품을선택하고오른쪽마우스를누르면나타나는 Edit property 창에서개별적으로바꿔주기도한다. Annotate 창에는전체부품의명칭을 Reset (U?, R?...) 하거나한꺼번에갱신시키는등의선택항목이있다. 7 Capture Entry Manager Tool 도면전체적으로 update 시적용 선택도면만을 update 시적용 기존의 Reference name 을가지고있는것외초기화 (? Mark) 되어있는것만을update. 기존의 Reference name을가지고있는것을무시하고처음부터갱신. 모든 Reference name을초기화 평면도면을연결하고있는 off-page connector 주위에연결된페이지넘버를표시. Intersheet Reference 를삭제. Reference update 시부품을물리적으로판단 Reference Update. 계층구조로설계된도면에서적용. 부품을논리적으로판단 Reference update. PSpice, 단면혹은평면구조에서적용. 8

25 Capture Entry Manager Tool Bill of Materials (Project Manager 활성화 / Tool > Bill of Material) 회로도상의부품명세서를출력하는기능으로 WordPad 형식의파일로저장되며파일의내용을 MS-Excel 등의스프레드시트에이전하여관리할수있는방법을제시하며, Layout에서의 PCB Artwork을위해 PCB Footprint 값을입력할경우에도 Bill of Materials 의출력파일과 Update Properties 기능을활용하여손쉽게기입가능. 출력될 Properties 의이름과값을지정하는창 특성이같은소자를한꺼번에묶어서보고싶지않을경우체크 이런 Reference Name을기입하는과정을 Annotating, 또는 Update Part Reference라하는데 Option menu Preference Miscellaneous에 Auto Reference' 라는선택항목이있어서부품을불러올때자동으로 Reference Name이갱신되지만부품을 Copy 할경우는갱신되지않아서, 부품을선택하고오른쪽마우스를누르면나타나는 Edit property 창에서개별적으로바꿔주기도한다. Annotate 창에는전체부품의명칭을 Reset (U?, R?...) 하거나한꺼번에갱신시키는등의선택항목이있다. 9 Capture Entry Manager Tool Design Rule Check & ERC Matrix (Project Manager 활성화 / Tool > Design Rule Check) 회로도면완성후회로의전기적속성의충돌여부나미연결된배선등의 Error Check 기능을갖고있으며, Electronic CAD 의가장큰장점이기도한과정이다. Pin과 port의속성들 (input, output, power, bidirectional...) 이유기적으로연결되어있는데이에대한전반적인전기적속성검사를 ERC matrix에의해서진행하며, 사용자가속성에대한검사기준을설정할수있다. 0

26 LAB Q & A 단일도면 비안정멀티바이브레이터 R k +C 0u D LED R k R k C + R k 0u D LED Q Q SC8 SC8 {Value} PCB Footprint R AX/.00X.00/.0 0 CAP POL CPCYL/D.00/LS.00/.0 LED CYL/D.00/LS.00/.0 NPN ECB TO9/00 _CIRCLE GND

27 단일도면 비안정멀티바이브레이터 단일도면 단방향데이터전송장치 + C u/v + C u/v R 0 D LED 9 U C+ C+ ROUT C GND V+ V- 7 TOUT TIN 0 TIN ROUT RIN TOUT 8 RIN MAX R 0k R.k C u C 0u/V + 7 U C 0u/V + DSCHG THR TRG NE RST 8 OUT CV GND + C u/v + C u/v 9 net U C+ C+ C- C- C- C- ROUT C GND V+ V- 7 TOUT TIN 0 TIN ROUT RIN TOUT 8 RIN MAX C7 0u/V + C8 0u/V + net {Value} PCB Footprint R AX/00X00/0 AX/.00X.00/.0 CAP POL, LED CPCYL/D.00/LS.00/.0 CAP NP RAD/.00X.00/LS.00/.0 / / / MAX DIP.00//W.00/L.800 NE DIP.00/8/W.00/L.00 _CIRCLE, GND C0 0.u

28 단일도면 단방향데이터전송장치 단일도면 - 펄스발생회로 C 0.u {Value} PCB Footprint R AX/00X00/0 AX/.00X.00/.0 VEE R 00k CAP NP RAD/.00X.00/LS.00/.0 AD7 DIP.00/8/W.00/L.00 R AD7 RESISTOR VAR Vin VRES9 0k CON U BLKCON.00/VH/TMSQ/W.00/ _CIRCLE, GND Vin GND VEE Vout VEE J AD7 U CON Vout R k 00 R R k VEE

29 단일도면 - 펄스발생회로 7 평면도면 진동기식카운터 (Page ) R 0 D LED CP UA J K CLK CLR PRE Q Q UB J K CLK CLR PRE Q Q 0 R 0 D LED {Value} PCB Footprint R AX/.00X.00/.0 LED CYL/D.00/LS.00/.0 77 DIP.00//W.00/L.800 _CIRCLE, GND 8

30 평면도면 진동기식카운터 (Page ) R R UA 700 CP SW SW SPDT R R UB 700 {Value} PCB Footprint R AX/.00X.00/.0 SW SPDT BLKCON.00/VH/TMSQ/W.00/ 00/ 700 DIP.00//W.00/L.700 _CIRCLE, CIRCLE GND 9 평면도면 진동기식카운터 (Page ) 0

31 평면도면 양방향데이터전송장치 (Page ) +V +V RS ST UA R U 0k J K CLOCK TRG DSCHG 7 CLK 77 R.k PRE CLR Q Q 9 UB J K CLK 77 PRE 7 8 CLR Q Q 0 ASYC CLOCK OUT NE CV THR U7A 700 +V C 0.0u C 0.007u CLOCK 9 UB J K CLK PRE 7 CLR Q Q 0 9 UB J K CLK PRE 7 CLR Q Q 0 ASYC 평면도면 양방향데이터전송장치 (Page ) ASYC + + u/v C u/v C U8 C+ V+ + C u/v C- V- C+ + C u/v C- TIN ROUT 7 RIN TOUT 8 9 TOUT RIN ROUT TIN 0 MAX R7 0 U9 C+ V+ + C7 u/v C- V- C+ + C8 u/v C- TIN ROUT 7 RIN TOUT 8 9 TOUT RIN ROUT TIN 0 MAX + + u/v C0 u/v C9 R8 0 ASYC D LED D LED

32 평면도면 양방향데이터전송장치 (Page ) 계층도면 비트가산기 (Page ) HA CARRY_IN X SUM SUM Y CARRY HALFADD U0B 7 CARRY_OUT HA X X SUM J J Y Y CARRY SUM CARRY_OUT GND HALFADD CON J CON X Y CARRY_ IN CON

33 계층도면 비트가산기 (Page ) X U9A 708 U8A U8B U0A 7 SUM Y U9B U9C CARRY 계층도면 비트가산기 (Page )

34 계층도면 NAND 를이용한래치회로 (Page ) SW SW PB R.7k H I O D LED R 0 SW SW PB R.7k I H_PART O D LED R 0 R9 R.7k H I O C 7p H I.k O D LED R7 0 SW SW SPDT R.7k C D 7p R8 I O I O 0 H_PART H_PART LED R0.k 7 계층도면 NAND 를이용한래치회로 (Page ) I UA 700 O I UB 700 O 8

35 계층도면 NAND 를이용한래치회로 (Page ) 9

Orcad Capture 9.x

Orcad Capture 9.x OrCAD Capture Workbook (Ver 10.xx) 0 Capture 1 2 3 Capture for window 4.opj ( OrCAD Project file) Design file Programe link file..dsn (OrCAD Design file) Design file..olb (OrCAD Library file) file..upd

More information

,,,,,, (41) ( e f f e c t ), ( c u r r e n t ) ( p o t e n t i a l difference),, ( r e s i s t a n c e ) 2,,,,,,,, (41), (42) (42) ( 41) (Ohm s law),

,,,,,, (41) ( e f f e c t ), ( c u r r e n t ) ( p o t e n t i a l difference),, ( r e s i s t a n c e ) 2,,,,,,,, (41), (42) (42) ( 41) (Ohm s law), 1, 2, 3, 4, 5, 6 7 8 PSpice EWB,, ,,,,,, (41) ( e f f e c t ), ( c u r r e n t ) ( p o t e n t i a l difference),, ( r e s i s t a n c e ) 2,,,,,,,, (41), (42) (42) ( 41) (Ohm s law), ( ),,,, (43) 94 (44)

More information

MAX+plus II Getting Started - 무작정따라하기

MAX+plus II Getting Started - 무작정따라하기 무작정 따라하기 2001 10 4 / Version 20-2 0 MAX+plus II Digital, Schematic Capture MAX+plus II, IC, CPLD FPGA (Logic) ALTERA PLD FLEX10K Series EPF10K10QC208-4 MAX+plus II Project, Schematic, Design Compilation,

More information

Mentor_PCB설계입문

Mentor_PCB설계입문 Mentor MCM, PCB 1999, 03, 13 (daedoo@eeinfokaistackr), (kkuumm00@orgionet) KAIST EE Terahertz Media & System Laboratory MCM, PCB (mentor) : da & Summary librarian jakup & package jakup & layout jakup &

More information

CD-RW_Advanced.PDF

CD-RW_Advanced.PDF HP CD-Writer Program User Guide - - Ver. 2.0 HP CD-RW Adaptec Easy CD Creator Copier, Direct CD. HP CD-RW,. Easy CD Creator 3.5C, Direct CD 3.0., HP. HP CD-RW TEAM ( 02-3270-0803 ) < > 1. CD...3 CD...5

More information

Microsoft PowerPoint - ICCAD_Analog_lec01.ppt [호환 모드]

Microsoft PowerPoint - ICCAD_Analog_lec01.ppt [호환 모드] Chapter 1. Hspice IC CAD 실험 Analog part 1 Digital circuit design 2 Layout? MOSFET! Symbol Layout Physical structure 3 Digital circuit design Verilog 를이용한 coding 및 function 확인 Computer 가알아서해주는 gate level

More information

MCM, PCB (mentor) : da& librarian jakup & package jakup & layout jakup & fablink jakup & Summary 2 / 66

MCM, PCB (mentor) : da& librarian jakup & package jakup & layout jakup & fablink jakup & Summary 2 / 66 Mentor MCM, PCB 1999, 03, 13 KAIST EE Terahertz Media & System Laboratory MCM, PCB (mentor) : da& librarian jakup & package jakup & layout jakup & fablink jakup & Summary 2 / 66 1999 3 13 ~ 1999 3 14 :

More information

마이크로시스템제작 lecture1. 강의소개및 MultiSIM 선덕한 마이크로시스템 1

마이크로시스템제작 lecture1. 강의소개및 MultiSIM 선덕한 마이크로시스템 1 마이크로시스템제작 lecture1. 강의소개및 MultiSIM 선덕한 마이크로시스템 1 1. 강의소개 1.1 목표 Ø 강의소개 Ø MultiSIM 소개및기본 Tool 사용방법 1.2 강의평가방법 Ø 출석 20% Ø 과제물 50% (Term Project) Ø 기말고사 20% Ø 수업참여도 10% 마이크로시스템 2 1.3 연락처 E-Mail : sundukhan@hanmail.net

More information

untitled

untitled 5V 1 2 - + LM7805 1 3 IN OUT GND POWER SW 1 2 CON 330 2 220uF 0.1 220uF LED 330 330 330 330 330 330 330 330 LED0 LED1 LED2 LED3 LED4 LED5 LED6 LED7 5V 10K 10K 10K 10K 10K 10K 10K 10K SW0 SW1 SW2 SW3 SW4

More information

<4F B8A620C0CCBFEBC7D120C8B8B7CE20C0DBBCBAC0C720B1E2C3CA2E687770>

<4F B8A620C0CCBFEBC7D120C8B8B7CE20C0DBBCBAC0C720B1E2C3CA2E687770> Orcad 9.2 capture CIS(Component Information System) 을이용한회로도작성의기초 한국해양대학교지능로봇및자동화실험실 1. 시작 모든프로그램 Orcad Family Release 9.2 Capture CIS 를선택하여프로그램을실행시킨다. 2. New Project를선택하여프로젝트생성윈도우를띄우고나서, 오른쪽의그림예시와같이프로젝트명과디렉토리를설정해준다.

More information

Microsoft PowerPoint - ICCAD_Digital_lec02.ppt [호환 모드]

Microsoft PowerPoint - ICCAD_Digital_lec02.ppt [호환 모드] IC-CAD CAD 실험 Lecture 2 장재원 주문형반도체 (ASIC * ) 설계흐름도개요 Lecture 1 REVIEW ASIC Spec. Front-end design Logic design Logic synthesis Behavioral-level design Structural-level design Schematic editor *Analog 회로설계시

More information

iii. Design Tab 을 Click 하여 WindowBuilder 가자동으로생성한 GUI 프로그래밍환경을확인한다.

iii. Design Tab 을 Click 하여 WindowBuilder 가자동으로생성한 GUI 프로그래밍환경을확인한다. Eclipse 개발환경에서 WindowBuilder 를이용한 Java 프로그램개발 이예는 Java 프로그램의기초를이해하고있는사람을대상으로 Embedded Microcomputer 를이용한제어시스템을 PC 에서 Serial 통신으로제어 (Graphical User Interface (GUI) 환경에서 ) 하는프로그램개발예를설명한다. WindowBuilder:

More information

DE1-SoC Board

DE1-SoC Board 실습 1 개발환경 DE1-SoC Board Design Tools - Installation Download & Install Quartus Prime Lite Edition http://www.altera.com/ Quartus Prime (includes Nios II EDS) Nios II Embedded Design Suite (EDS) is automatically

More information

C. KHU-EE xmega Board 에서는 Button 을 2 개만사용하기때문에 GPIO_PUSH_BUTTON_2 과 GPIO_PUSH_BUTTON_3 define 을 Comment 처리 한다. D. AT45DBX 도사용하지않기때문에 Comment 처리한다. E.

C. KHU-EE xmega Board 에서는 Button 을 2 개만사용하기때문에 GPIO_PUSH_BUTTON_2 과 GPIO_PUSH_BUTTON_3 define 을 Comment 처리 한다. D. AT45DBX 도사용하지않기때문에 Comment 처리한다. E. ASF(Atmel Software Framework) 환경을이용한프로그램개발 1. New Project Template 만들기 A. STK600 Board Template를이용한 Project 만들기 i. New Project -> Installed(C/C++) -> GCC C ASF Board Project를선택하고, 1. Name: 창에 Project Name(

More information

Microsoft Word - ntasFrameBuilderInstallGuide2.5.doc

Microsoft Word - ntasFrameBuilderInstallGuide2.5.doc NTAS and FRAME BUILDER Install Guide NTAS and FRAME BUILDER Version 2.5 Copyright 2003 Ari System, Inc. All Rights reserved. NTAS and FRAME BUILDER are trademarks or registered trademarks of Ari System,

More information

Microsoft PowerPoint - CPLD_수정1.pptx

Microsoft PowerPoint - CPLD_수정1.pptx Xilinx ISE Design Suite 13.1 대진대학교전자공학과 1. 프로젝트생성하기 Xilinx ISE Design Suite 13.1 을실행한다. 새로운프로젝트생성을위해 File New Project 를클릭한다. 1. 프로젝트생성하기 New Project Wizard 창에서기본설정을마치고 Next 를클릭한다. 프로젝트이름 프로젝트생성경로 프로젝트설명

More information

<4D F736F F F696E74202D20C0FCC0DAC8B8B7CEBDC7C7E8312E BC8A3C8AF20B8F0B5E55D>

<4D F736F F F696E74202D20C0FCC0DAC8B8B7CEBDC7C7E8312E BC8A3C8AF20B8F0B5E55D> 전자회로실험 (PSPICE 사용법 ) 대진대학교전자공학과 2010년 2 학기 Lecture #1 2010. 09. 10 목차 PSPICE 사용법 Q&A 공지사항 2 1 PSPICE의전체과정 1. 회로도그리기 (Schematic) (1) 소자가져오기 (Draw) (2) 결선 (Wire) (3) 기준 node의접지 2.Simulation (1) 조건설정 (Simulation/Setup)

More information

PRO1_09E [읽기 전용]

PRO1_09E [읽기 전용] Siemens AG 1999 All rights reserved File: PRO1_09E1 Information and - ( ) 2 3 4 5 Monitor/Modify Variables" 6 7 8 9 10 11 CPU 12 Stop 13 (Forcing) 14 (1) 15 (2) 16 : 17 : Stop 18 : 19 : (Forcing) 20 :

More information

DocsPin_Korean.pages

DocsPin_Korean.pages Unity Localize Script Service, Page 1 Unity Localize Script Service Introduction Application Game. Unity. Google Drive Unity.. Application Game. -? ( ) -? -?.. 준비사항 Google Drive. Google Drive.,.. - Google

More information

USER GUIDE

USER GUIDE Solution Package Volume II DATABASE MIGRATION 2010. 1. 9. U.Tu System 1 U.Tu System SeeMAGMA SYSTEM 차 례 1. INPUT & OUTPUT DATABASE LAYOUT...2 2. IPO 중 VB DATA DEFINE 자동작성...4 3. DATABASE UNLOAD...6 4.

More information

Microsoft Word - Modelsim_QuartusII타이밍시뮬레이션.doc

Microsoft Word - Modelsim_QuartusII타이밍시뮬레이션.doc Modelsim 과 Quartus II 를이용한설계방법 퀀텀베이스연구개발실, 경기도부천시원미구상동 546-2, 두성프라자 1-606 TEL: 032-321-0195, FAX: 032-321-0197, Web site: www.quantumbase.com 최근 Modelsim은 PC에포팅되어있는것에힘입어많은설계자들이사용하고있습니다이에 Modelsim을이용하여설계하고,

More information

PowerPoint 프레젠테이션

PowerPoint 프레젠테이션 Chapter 4. Layout 시작하기 4. Layout 시작하기 [ 시작 ]-[ 모든프로그램 ]-[OrCAD 10.0 Demo]-[Layout Demo] 를 클릭하여실행 클릭 레이아웃작업틀 (Layout session frame) 4.1 기존의보드파일불러오기 (1) Layout 기본창에서 Open 선택 (2) C:\OrCAD \OrCAD_10.0_Demo

More information

슬라이드 1

슬라이드 1 전자정부개발프레임워크 1 일차실습 LAB 개발환경 - 1 - 실습목차 LAB 1-1 프로젝트생성실습 LAB 1-2 Code Generation 실습 LAB 1-3 DBIO 실습 ( 별첨 ) LAB 1-4 공통컴포넌트생성및조립도구실습 LAB 1-5 템플릿프로젝트생성실습 - 2 - LAB 1-1 프로젝트생성실습 (1/2) Step 1-1-01. 구현도구에서 egovframe>start>new

More information

PowerPoint 프레젠테이션

PowerPoint 프레젠테이션 Altium Designer 16 Intergratech 목차 1. 3D STEP Model Generation in IPC Wizard 2. Embedded Board Array Enhancements 3. Design Rules Enhancements 4. Streamlined Design Rule Editor 5. Differential Pair Routing

More information

Libero Overview and Design Flow

Libero Overview and Design Flow Libero Overview and Design Flow Libero Integrated Orchestra Actel Macro Builder VDHL& VeriogHDL Editor ViewDraw Schematic Entry Synplicify for HDL Synthesis Synapticad Test Bench Generator ModelSim

More information

<4D F736F F F696E74202D C61645FB3EDB8AEC7D5BCBA20B9D720C5F8BBE7BFEBB9FD2E BC8A3C8AF20B8F0B5E55D>

<4D F736F F F696E74202D C61645FB3EDB8AEC7D5BCBA20B9D720C5F8BBE7BFEBB9FD2E BC8A3C8AF20B8F0B5E55D> VHDL 프로그래밍 D. 논리합성및 Xilinx ISE 툴사용법 학습목표 Xilinx ISE Tool 을이용하여 Xilinx 사에서지원하는해당 FPGA Board 에맞는논리합성과정을숙지 논리합성이가능한코드와그렇지않은코드를구분 Xilinx Block Memory Generator를이용한 RAM/ ROM 생성하는과정을숙지 2/31 Content Xilinx ISE

More information

WebPACK 및 ModelSim 사용법.hwp

WebPACK 및 ModelSim 사용법.hwp 1. 간단한예제를통한 WebPACK 사용법 Project Navigator를실행시킨후 File 메뉴에 New Project를선택한다. 그럼다음과같이 Project 생성화면이나타난다. Project 생성화면은다음과같다. 1) Project Name Project 명을직접입력할수있다. 예 ) test1 2) Project Location 해당 Project 관련파일이저장될장소를지정한다.

More information

tut_modelsim(student).hwp

tut_modelsim(student).hwp ModelSim 사용법 1. ModelSim-Altera 를이용한 Function/RTL 시뮬레이션 1.1. 테스트벤치를사용하지않는명령어기반시뮬레이션 1.1.1. 시뮬레이션을위한하드웨어 A B S C 그림 1. 반가산기 1.1.2. 작업디렉토리 - File - Change Directory 를클릭하여작업디렉토리지정. 1.1.3. 소스파일작성 - 모델심편집기나기타편집기가능

More information

untitled

untitled R&S Power Viewer Plus For NRP Sensor 1.... 3 2....5 3....6 4. R&S NRP...7 -.7 - PC..7 - R&S NRP-Z4...8 - R&S NRP-Z3... 8 5. Rohde & Schwarz 10 6. R&S Power Viewer Plus.. 11 6.1...12 6.2....13 - File Menu...

More information

Smart Power Scope Release Informations.pages

Smart Power Scope Release Informations.pages v2.3.7 (2017.09.07) 1. Galaxy S8 2. SS100, SS200 v2.7.6 (2017.09.07) 1. SS100, SS200 v1.0.7 (2017.09.07) [SHM-SS200 Firmware] 1. UART Command v1.3.9 (2017.09.07) [SHM-SS100 Firmware] 1. UART Command SH모바일

More information

EndNote X2 초급 분당차병원도서실사서최근영 ( )

EndNote X2 초급 분당차병원도서실사서최근영 ( ) EndNote X2 초급 2008. 9. 25. 사서최근영 (031-780-5040) EndNote Thomson ISI Research Soft의 bibliographic management Software 2008년 9월현재 X2 Version 사용 참고문헌 (Reference), Image, Fulltext File 등 DB 구축 참고문헌 (Reference),

More information

<4D F736F F F696E74202D20B8B6C0CCC5A9B7CEC7C1B7CEBCBCBCAD202839C1D6C2F7207E203135C1D6C2F >

<4D F736F F F696E74202D20B8B6C0CCC5A9B7CEC7C1B7CEBCBCBCAD202839C1D6C2F7207E203135C1D6C2F > 10주차 문자 LCD 의인터페이스회로및구동함수 Next-Generation Networks Lab. 5. 16x2 CLCD 모듈 (HY-1602H-803) 그림 11-18 19 핀설명표 11-11 번호 분류 핀이름 레벨 (V) 기능 1 V SS or GND 0 GND 전원 2 V Power DD or V CC +5 CLCD 구동전원 3 V 0 - CLCD 명암조절

More information

Install stm32cubemx and st-link utility

Install stm32cubemx and st-link utility STM32CubeMX and ST-LINK Utility for STM32 Development 본문서는 ST Microelectronics 의 ARM Cortex-M 시리즈 Microcontroller 개발을위해제공되는 STM32CubeMX 와 STM32 ST-LINK Utility 프로그램의설치과정을설명합니다. 본문서는 Microsoft Windows 7

More information

ISP and CodeVisionAVR C Compiler.hwp

ISP and CodeVisionAVR C Compiler.hwp USBISP V3.0 & P-AVRISP V1.0 with CodeVisionAVR C Compiler http://www.avrmall.com/ November 12, 2007 Copyright (c) 2003-2008 All Rights Reserved. USBISP V3.0 & P-AVRISP V1.0 with CodeVisionAVR C Compiler

More information

Microsoft Word - logic2005.doc

Microsoft Word - logic2005.doc 제 8 장 Counters 실험의목표 - Catalog counter 의동작원리에대하여익힌다. - 임의의 counter를통하여 FSM 구현방법을익힌다. - 7-segment display 의동작원리를이해한다. 실험도움자료 1. 7-segment display 7-segment는디지털회로에서숫자를표시하기위하여가장많이사용하는소자이다. 이름에서알수있듯이 7개의 LED(

More information

PowerPoint Template

PowerPoint Template JavaScript 회원정보 입력양식만들기 HTML & JavaScript Contents 1. Form 객체 2. 일반적인입력양식 3. 선택입력양식 4. 회원정보입력양식만들기 2 Form 객체 Form 객체 입력양식의틀이되는 태그에접근할수있도록지원 Document 객체의하위에위치 속성들은모두 태그의속성들의정보에관련된것

More information

기존에 Windchill Program 이 설치된 Home Directory 를 선택해준다. 프로그램설치후설치내역을확인해보면 Adobe Acrobat 6.0 Support 내역을확인할수 있다.

기존에 Windchill Program 이 설치된 Home Directory 를 선택해준다. 프로그램설치후설치내역을확인해보면 Adobe Acrobat 6.0 Support 내역을확인할수 있다. PDMLink 에등록된 Office 문서들의 PDF 문서변환기능및 Viewer 기능을알아보자 PDM Link에서지원하는 [Product View Document Support] 기능은 Windows-Base 기반의 Microsoft Office 문서들을 PDMLink용 Viewer인 Product View를통한읽기가가능한 PDF Format 으로변환하는기능이다.

More information

CD-6208_SM(new)

CD-6208_SM(new) Digital Amplifier MA-110 CONTENTS Specifications... 1 Electrical parts list... 2 top and bottom view of p.c. board... 10 Application... 12 block Diagram... 13 Schematic Diagram... 14 Exploded view of cabinet

More information

LCD Display

LCD Display LCD Display SyncMaster 460DRn, 460DR VCR DVD DTV HDMI DVI to HDMI LAN USB (MDC: Multiple Display Control) PC. PC RS-232C. PC (Serial port) (Serial port) RS-232C.. > > Multiple Display

More information

ez-md+_manual01

ez-md+_manual01 ez-md+ HDMI/SDI Cross Converter with Audio Mux/Demux Operation manual REVISION NUMBER: 1.0.0 DISTRIBUTION DATE: NOVEMBER. 2018 저작권 알림 Copyright 2006~2018 LUMANTEK Co., Ltd. All Rights Reserved 루먼텍 사에서

More information

<4D F736F F F696E74202D203137C0E55FBFACBDC0B9AEC1A6BCD6B7E7BCC72E707074>

<4D F736F F F696E74202D203137C0E55FBFACBDC0B9AEC1A6BCD6B7E7BCC72E707074> SIMATIC S7 Siemens AG 2004. All rights reserved. Date: 22.03.2006 File: PRO1_17E.1 차례... 2 심벌리스트... 3 Ch3 Ex2: 프로젝트생성...... 4 Ch3 Ex3: S7 프로그램삽입... 5 Ch3 Ex4: 표준라이브러리에서블록복사... 6 Ch4 Ex1: 실제구성을 PG 로업로드하고이름변경......

More information

1

1 7차시. 이즐리와 택시도를 활용한 인포그래픽 제작 1. 이즐리 사이트에 대해 알아보고 사용자 메뉴 익히기 01. 이즐리(www.easel.ly) 사이트 접속하기 인포그래픽 제작을 위한 이즐리 사이트는 무료로 제공되는 템플릿을 이용하여 간편하게 인포그래 픽을 만들 수 있는 사이트입니 이즐리는 유료, 무료 구분이 없는 장점이 있으며 다른 인포그래픽 제작 사이트보다

More information

슬라이드 1

슬라이드 1 - 1 - 전자정부모바일표준프레임워크실습 LAB 개발환경 실습목차 LAB 1-1 모바일프로젝트생성실습 LAB 1-2 모바일사이트템플릿프로젝트생성실습 LAB 1-3 모바일공통컴포넌트생성및조립도구실습 - 2 - LAB 1-1 모바일프로젝트생성실습 (1/2) Step 1-1-01. 구현도구에서 egovframe>start>new Mobile Project 메뉴를선택한다.

More information

(b) 미분기 (c) 적분기 그림 6.1. 연산증폭기연산응용회로

(b) 미분기 (c) 적분기 그림 6.1. 연산증폭기연산응용회로 Lab. 1. I-V Characteristics of a Diode Lab. 6. 연산증폭기가산기, 미분기, 적분기회로 1. 실험목표 연산증폭기를이용한가산기, 미분기및적분기회로를구성, 측정및 평가해서연산증폭기연산응용회로를이해 2. 실험회로 A. 연산증폭기연산응용회로 (a) 가산기 (b) 미분기 (c) 적분기 그림 6.1. 연산증폭기연산응용회로 3. 실험장비및부품리스트

More information

4S 1차년도 평가 발표자료

4S 1차년도 평가 발표자료 모바일 S/W 프로그래밍 안드로이드개발환경설치 2012.09.05. 오병우 모바일공학과 JDK (Java Development Kit) SE (Standard Edition) 설치순서 Eclipse ADT (Android Development Tool) Plug-in Android SDK (Software Development Kit) SDK Components

More information

ez-shv manual

ez-shv manual ez-shv+ SDI to HDMI Converter with Display and Scaler Operation manual REVISION NUMBER: 1.0.0 DISTRIBUTION DATE: NOVEMBER. 2018 저작권 알림 Copyright 2006~2018 LUMANTEK Co., Ltd. All Rights Reserved 루먼텍 사에서

More information

PowerPoint 프레젠테이션

PowerPoint 프레젠테이션 Altium Designer Import / Export 가이드 Intergratech 기술팀한정희과장 Altium Designer Interface List File Type Description Import Version 비고 Protel 99SE DDB Files 99SE DDB (*.ddb) Cadence Allegro Design Files Allegro

More information

<4D F736F F D D31312D30312D53572D30312DBBE7BFEBC0DABCB3B8EDBCAD5FBFDCBACEB9E8C6F7BFEB2E646F63>

<4D F736F F D D31312D30312D53572D30312DBBE7BFEBC0DABCB3B8EDBCAD5FBFDCBACEB9E8C6F7BFEB2E646F63> SAM4S Printer Driver Installer 달리명시하지않은한, 인쇄또는복사된문서는통제하지않는문서임 목 차 1. 1. WINDOWS DRIVER INSTALLER 설치 설치...... 2 2. 프린터추가...... 5 3. 프린터제거...... 19 4. 프린터추가 / 제거선택...... 21 5. 프로그램추가 / 제거...... 21 SHC- 11-01-

More information

PowerPoint 프레젠테이션

PowerPoint 프레젠테이션 Verilog: Finite State Machines CSED311 Lab03 Joonsung Kim, joonsung90@postech.ac.kr Finite State Machines Digital system design 시간에배운것과같습니다. Moore / Mealy machines Verilog 를이용해서어떻게구현할까? 2 Finite State

More information

한글사용설명서

한글사용설명서 ph 2-Point (Probe) ph (Probe) ON/OFF ON ph ph ( BUFFER ) CAL CLEAR 1PT ph SELECT BUFFER ENTER, (Probe) CAL 1PT2PT (identify) SELECT BUFFER ENTER, (Probe), (Probe), ph (7pH)30 2 1 2 ph ph, ph 3, (,, ) ON

More information

Microsoft Word - Armjtag_문서1.doc

Microsoft Word - Armjtag_문서1.doc ARM JTAG (wiggler 호환 ) 사용방법 ( IAR EWARM 에서 ARM-JTAG 로 Debugging 하기 ) Test Board : AT91SAM7S256 IAR EWARM : Kickstart for ARM ARM-JTAG : ver 1.0 ( 씨링크테크 ) 1. IAR EWARM (Kickstart for ARM) 설치 2. Macraigor

More information

Slide 1

Slide 1 Clock Jitter Effect for Testing Data Converters Jin-Soo Ko Teradyne 2007. 6. 29. 1 Contents Noise Sources of Testing Converter Calculation of SNR with Clock Jitter Minimum Clock Jitter for Testing N bit

More information

디지털공학 5판 7-8장

디지털공학 5판 7-8장 Flip-Flops c h a p t e r 07 7.1 7.2 7.3 7.4 7.5 7.6 7.7 7.8 7.9 7.10 7.11 292 flip flop Q Q Q 1 Q 0 set ON preset Q 0 Q 1 resetoff clear Q Q 1 2 SET RESET SET RESET 7 1 crossednand SET RESET SET RESET

More information

Solaris Express Developer Edition

Solaris Express Developer Edition Solaris Express Developer Edition : 2008 1 Solaris TM Express Developer Edition Solaris OS. Sun / Solaris, Java, Web 2.0,,. Developer Solaris Express Developer Edition System Requirements. 768MB. SPARC

More information

Vertical Probe Card Technology Pin Technology 1) Probe Pin Testable Pitch:03 (Matrix) Minimum Pin Length:2.67 High Speed Test Application:Test Socket

Vertical Probe Card Technology Pin Technology 1) Probe Pin Testable Pitch:03 (Matrix) Minimum Pin Length:2.67 High Speed Test Application:Test Socket Vertical Probe Card for Wafer Test Vertical Probe Card Technology Pin Technology 1) Probe Pin Testable Pitch:03 (Matrix) Minimum Pin Length:2.67 High Speed Test Application:Test Socket Life Time: 500000

More information

Week3

Week3 2015 Week 03 / _ Assignment 1 Flow Assignment 1 Hello Processing 1. Hello,,,, 2. Shape rect() ellipse() 3. Color stroke() fill() color selector background() 4 Hello Processing 4. Interaction setup() draw()

More information

歯Intro_alt_han_s.PDF

歯Intro_alt_han_s.PDF ALTERA & MAX+PLUS II ALTERA & ALTERA Device ALTERA MAX7000, MAX9000 FLEX8000,FLEX10K APEX20K Family MAX+PLUS II MAX+PLUS II 2 Altera & Altera Devices 4 ALTERA Programmable Logic Device Inventor of the

More information

_USB JTAG Ver1.0 User's Manual.hwp

_USB JTAG Ver1.0 User's Manual.hwp Table of Contents 1. Size... 1 2. 주요구성품... 2 3. Target Interface Connectors... 3 4. Install... 4 5. 동작설명... 7 1. Size 1.1 W H : 118mm 75mm 1.2 D : 25.2mm http://cafe.naver.com/seogarae 1 2. 주요구성품 2.1 USB

More information

소프트웨어공학 Tutorial #2: StarUML Eun Man Choi

소프트웨어공학 Tutorial #2: StarUML Eun Man Choi 소프트웨어공학 Tutorial #2: StarUML Eun Man Choi emchoi@dgu.ac.kr Contents l StarUML 개요 l StarUML 소개및특징 l 주요기능 l StarUML 화면소개 l StarUML 설치 l StarUML 다운 & 설치하기 l 연습 l 사용사례다이어그램그리기 l 클래스다이어그램그리기 l 순서다이어그램그리기 2

More information

Microsoft PowerPoint - 전자공학 실험 3강 - PSpice.PPT

Microsoft PowerPoint - 전자공학 실험 3강 - PSpice.PPT 기초전자실험 PSpice 2005. 9. 30. Pspice 기초 - 설치 - 사용법 -LPF 설계 Pspice 란? SPICE(Simulation Program with Integrated Circuit Emphasis) 전자회로컴퓨터시뮬레이션툴임. 실제로전기, 전자, 디지털회로를제작하기전에, 컴퓨터를이용하여계산하고, 측정, 평가하여해석및설계를하는툴 Pspice

More information

슬라이드 제목 없음

슬라이드 제목 없음 ETOS-DPS-X Guide AC&T SYSTEM 1 ETOS-DPS-X 개요 ETOS-DPS-X Field Bus Network 중 Profibus-DP Network 에연결되는장비. ProfiBus-DP Network 시스템에 DP 통신을지원하지않는현장장비에대한통신서버기능구현. Profibus-DP Slave 동작하기때문에반드시 DP-Master 모듈이있는시스템에서적용가능.

More information

untitled

untitled 1... 2 System... 3... 3.1... 3.2... 3.3... 4... 4.1... 5... 5.1... 5.2... 5.2.1... 5.3... 5.3.1 Modbus-TCP... 5.3.2 Modbus-RTU... 5.3.3 LS485... 5.4... 5.5... 5.5.1... 5.5.2... 5.6... 5.6.1... 5.6.2...

More information

Microsoft Word - logic2005.doc

Microsoft Word - logic2005.doc 제 7 장 Flip-Flops and Registers 실험의목표 - S-R Latch 의동작을이해하도록한다. - Latch 와 Flip-flop 의차이를이해한다. - D-FF 과 JK-FF 의동작원리를이해한다. - Shift-register MSI 의동작을익히도록한다. - Timing 시뮬레이션방법에대하여습득한다. 실험도움자료 1. Universal Shift

More information

목차 윈도우드라이버 1. 매뉴얼안내 운영체제 (OS) 환경 윈도우드라이버준비 윈도우드라이버설치 Windows XP/Server 2003 에서설치 Serial 또는 Parallel 포트의경우.

목차 윈도우드라이버 1. 매뉴얼안내 운영체제 (OS) 환경 윈도우드라이버준비 윈도우드라이버설치 Windows XP/Server 2003 에서설치 Serial 또는 Parallel 포트의경우. 소프트웨어매뉴얼 윈도우드라이버 Rev. 3.03 SLP-TX220 / TX223 SLP-TX420 / TX423 SLP-TX400 / TX403 SLP-DX220 / DX223 SLP-DX420 / DX423 SLP-DL410 / DL413 SLP-T400 / T403 SLP-T400R / T403R SLP-D220 / D223 SLP-D420 / D423

More information

ORANGE FOR ORACLE V4.0 INSTALLATION GUIDE (Online Upgrade) ORANGE CONFIGURATION ADMIN O

ORANGE FOR ORACLE V4.0 INSTALLATION GUIDE (Online Upgrade) ORANGE CONFIGURATION ADMIN O Orange for ORACLE V4.0 Installation Guide ORANGE FOR ORACLE V4.0 INSTALLATION GUIDE...1 1....2 1.1...2 1.2...2 1.2.1...2 1.2.2 (Online Upgrade)...11 1.3 ORANGE CONFIGURATION ADMIN...12 1.3.1 Orange Configuration

More information

Studuino소프트웨어 설치

Studuino소프트웨어 설치 Studuino 프로그래밍환경 Studuino 소프트웨어설치 본자료는 Studuino 프로그래밍환경설치안내서입니다. Studuino 프로그래밍 환경의갱신에따라추가 / 수정될수있습니다. 목차 1. 소개... 1 2. Windows... 2 2.1. 프로그래밍환경설치... 2 2.1.1. 웹설치버전설치방법... 2 2.2. Studuino 프로그래밍환경실행...

More information

BY-FDP-4-70.hwp

BY-FDP-4-70.hwp RS-232, RS485 FND Display Module BY-FDP-4-70-XX (Rev 1.0) - 1 - 1. 개요. 본 Display Module은 RS-232, RS-485 겸용입니다. Power : DC24V, DC12V( 주문사양). Max Current : 0.6A 숫자크기 : 58mm(FND Size : 70x47mm 4 개) RS-232,

More information

tiawPlot ac 사용방법

tiawPlot ac 사용방법 tiawplot ac 매뉴얼 BORISOFT www.borisoft.co.kr park.ji@borisoft.co.kr HP : 00-370-077 Chapter 프로그램설치. 프로그램설치 3 2 Chapter tiawplot ac 사용하기.tiawPlot ac 소개 2.tiawPlot ac 실행하기 3. 도면파일등록및삭제 4. 출력장치설정 5. 출력옵션설정

More information

1 Nov-03 CST MICROWAVE STUDIO Microstrip Parameter sweeping Tutorial Computer Simulation Technology

1   Nov-03 CST MICROWAVE STUDIO Microstrip Parameter sweeping Tutorial Computer Simulation Technology 1 CST MICROWAVE STUDIO Microstrip Parameter sweeping Tutorial Computer Simulation Technology wwwcstcom wwwcst-koreacokr 2 1 Create a new project 2 Model the structure 3 Define the Port 4 Define the Frequency

More information

Plc\PLC-p

Plc\PLC-p GP GP-PRO/PB III for Windows Ver. 4.0] (1) [ GP-PRO/PB III for Windows Ver. 4.0] ( Digital Electronic (2) (Readme.txt files ) Copyright 2000 Digital Electronics Corporation. All rights reserved. Digital

More information

Microsoft PowerPoint - HS6000 Full HD Subtitle Generator Module Presentation

Microsoft PowerPoint - HS6000 Full HD Subtitle Generator Module Presentation HS6000 Full HD Subtitle Generator Module High-performance Network DVR Solution Preliminary Product Overview (Without notice, following described technical spec. can be changed) AddPac Technology 2010,

More information

Network Security - Wired Sniffing 실습 ICNS Lab. Kyung Hee University

Network Security - Wired Sniffing 실습 ICNS Lab. Kyung Hee University Network Security - Wired Sniffing 실습 ICNS Lab. Kyung Hee University Outline Network Network 구조 Source-to-Destination 간 packet 전달과정 Packet Capturing Packet Capture 의원리 Data Link Layer 의동작 Wired LAN Environment

More information

MPLAB C18 C

MPLAB C18 C MPLAB C18 C MPLAB C18 MPLAB C18 C MPLAB C18 C #define START, c:\mcc18 errorlevel{0 1} char isascii(char ch); list[list_optioin,list_option] OK, Cancel , MPLAB IDE User s Guide MPLAB C18 C

More information

슬라이드 1

슬라이드 1 Tadpole for DB 1. 도구개요 2. 설치및실행 4. 활용예제 1. 도구개요 도구명 소개 Tadpole for DB Tools (sites.google.com/site/tadpolefordb/) 웹기반의데이터베이스를관리하는도구 Database 스키마및데이터관리 라이선스 LGPL (Lesser General Public License) 특징 주요기능

More information

슬라이드 1

슬라이드 1 Pairwise Tool & Pairwise Test NuSRS 200511305 김성규 200511306 김성훈 200614164 김효석 200611124 유성배 200518036 곡진화 2 PICT Pairwise Tool - PICT Microsoft 의 Command-line 기반의 Free Software www.pairwise.org 에서다운로드후설치

More information

PRO1_04E [읽기 전용]

PRO1_04E [읽기 전용] Siemens AG 1999 All rights reserved File: PRO1_04E1 Information and S7-300 2 S7-400 3 EPROM / 4 5 6 HW Config 7 8 9 CPU 10 CPU : 11 CPU : 12 CPU : 13 CPU : / 14 CPU : 15 CPU : / 16 HW 17 HW PG 18 SIMATIC

More information

경우 1) 80GB( 원본 ) => 2TB( 복사본 ), 원본 80GB 는 MBR 로디스크초기화하고 NTFS 로포맷한경우 복사본 HDD 도 MBR 로디스크초기화되고 80GB 만큼포맷되고나머지영역 (80GB~ 나머지부분 ) 은할당되지않음 으로나온다. A. Window P

경우 1) 80GB( 원본 ) => 2TB( 복사본 ), 원본 80GB 는 MBR 로디스크초기화하고 NTFS 로포맷한경우 복사본 HDD 도 MBR 로디스크초기화되고 80GB 만큼포맷되고나머지영역 (80GB~ 나머지부분 ) 은할당되지않음 으로나온다. A. Window P Duplicator 는기본적으로원본하드디스크를빠르게복사본하드디스크에복사하는기능을하는것입니다.. 복사본 하드디스크가원본하드디스크와똑같게하는것을목적으로하는것이어서저용량에서고용량으로복사시몇 가지문제점이발생할수있습니다. 하드디스크는사용하려면, 디스크초기화를한후에포맷을해야사용가능합니다. Windows PC는 MBR과 GPT 2 개중에 1개로초기화합니다. -Windows

More information

歯Chap1-Chap2.PDF

歯Chap1-Chap2.PDF ASIC Chip Chip Chip Proto-Type Chip ASIC Design Flow(Front-End) ASIC VHDL Coding VHDL Simulation Schematic Entry Synthesis Test Vector Gen Test Vector Gen Pre-Simulation Pre-Simulation Timing Verify Timing

More information

Microsoft PowerPoint SDK설치.HelloAndroid(1.5h).pptx

Microsoft PowerPoint SDK설치.HelloAndroid(1.5h).pptx To be an Android Expert 문양세강원대학교 IT 대학컴퓨터학부 개발환경구조및설치순서 JDK 설치 Eclipse 설치 안드로이드 SDK 설치 ADT(Androd Development Tools) 설치 AVD(Android Virtual Device) 생성 Hello Android! 2 Eclipse (IDE) JDK Android SDK with

More information

UNIST_교원 홈페이지 관리자_Manual_V1.0

UNIST_교원 홈페이지 관리자_Manual_V1.0 Manual created by metapresso V 1.0 3Fl, Dongin Bldg, 246-3 Nonhyun-dong, Kangnam-gu, Seoul, Korea, 135-889 Tel: (02)518-7770 / Fax: (02)547-7739 / Mail: contact@metabrain.com / http://www.metabrain.com

More information

CAN-fly Quick Manual

CAN-fly Quick Manual adc-171 Manual Ver.1.0 2011.07.01 www.adc.co.kr 2 contents Contents 1. adc-171(rn-171 Pack) 개요 2. RN-171 Feature 3. adc-171 Connector 4. adc-171 Dimension 5. Schematic 6. Bill Of Materials 7. References

More information

ADP-2480

ADP-2480 Mitsubishi PLC 접속 GP 는 Mitsubishi FX Series 와통신이가능합니다. 시스템구성 6 7 8 GP-80 RS- Cable RS-C Cable FXN--BD FXN--BD 6 FX Series(FXS,FXN,FXN,FXNC, FXU) 7 FXS, FXN 8 FXN FX Series 는기본적으로 RS- 통신을하며, RS-/ converter

More information

Interstage5 SOAP서비스 설정 가이드

Interstage5 SOAP서비스 설정 가이드 Interstage 5 Application Server ( Solaris ) SOAP Service Internet Sample Test SOAP Server Application SOAP Client Application CORBA/SOAP Server Gateway CORBA/SOAP Gateway Client INTERSTAGE SOAP Service

More information

PRO1_02E [읽기 전용]

PRO1_02E [읽기 전용] Siemens AG 1999 All rights reserved File: PRO1_02E1 Information and 2 STEP 7 3 4 5 6 STEP 7 7 / 8 9 10 S7 11 IS7 12 STEP 7 13 STEP 7 14 15 : 16 : S7 17 : S7 18 : CPU 19 1 OB1 FB21 I10 I11 Q40 Siemens AG

More information

Manufacturing6

Manufacturing6 σ6 Six Sigma, it makes Better & Competitive - - 200138 : KOREA SiGMA MANAGEMENT C G Page 2 Function Method Measurement ( / Input Input : Man / Machine Man Machine Machine Man / Measurement Man Measurement

More information

PowerPoint 프레젠테이션

PowerPoint 프레젠테이션 A 반 T2 - 김우빈 (201011321) 임국현 (201011358) 박대규 (201011329) Robot Vacuum Cleaner 1 Motor Sensor RVC Control Cleaner Robot Vaccum Cleaner 2 / Event Format/ Type Front Sensor RVC 앞의장애물의유무를감지한다. True / False,

More information

슬라이드 1

슬라이드 1 CCS v4 사용자안내서 CCSv4 사용자용예제따라하기안내 0. CCS v4.x 사용자 - 준비사항 예제에사용된 CCS 버전은 V4..3 버전이며, CCS 버전에따라메뉴화면이조금다를수있습니다. 예제실습전준비하기 처음시작하기예제모음집 CD 를 PC 의 CD-ROM 드라이브에삽입합니다. 아래안내에따라, 예제소스와헤더파일들을 PC 에설치합니다. CD 드라이브 \SW\TIDCS\TIDCS_DSP80x.exe

More information

<4D F736F F F696E74202D20332EB5F0C1F6C5D0C8B8B7CEBFCD20B1B8C7F62E >

<4D F736F F F696E74202D20332EB5F0C1F6C5D0C8B8B7CEBFCD20B1B8C7F62E > 디지털회로 디지털논리의표현 디지털회로 디지털회로구현 dolicom@naver.com http://blog.naver.com/dolicom 논리 논리게이트 논리게이트 논리게이트 (Logic gate) 또는 로구성된 2 진정보를취급하는논리회 (logic circuit) 일반적으로 2 개이상의입력단자와하나의출력단자 기본게이트 : AND OR NOT 기본게이트로부터

More information

Microsoft PowerPoint Android-SDK설치.HelloAndroid(1.0h).pptx

Microsoft PowerPoint Android-SDK설치.HelloAndroid(1.0h).pptx To be an Android Expert 문양세강원대학교 IT 대학컴퓨터학부 Eclipse (IDE) JDK Android SDK with ADT IDE: Integrated Development Environment JDK: Java Development Kit (Java SDK) ADT: Android Development Tools 2 JDK 설치 Eclipse

More information

VOL.76.2008/2 Technical SmartPlant Materials - Document Management SmartPlant Materials에서 기본적인 Document를 관리하고자 할 때 필요한 세팅, 파일 업로드 방법 그리고 Path Type인 Ph

VOL.76.2008/2 Technical SmartPlant Materials - Document Management SmartPlant Materials에서 기본적인 Document를 관리하고자 할 때 필요한 세팅, 파일 업로드 방법 그리고 Path Type인 Ph 인터그래프코리아(주)뉴스레터 통권 제76회 비매품 News Letters Information Systems for the plant Lifecycle Proccess Power & Marine Intergraph 2008 Contents Intergraph 2008 SmartPlant Materials Customer Status 인터그래프(주) 파트너사

More information

PD-659_SM(new)

PD-659_SM(new) Power Distributor PD-659 CONTENTS Specifications... 1 Electrical Parts List... 2 Top and Bottom View of P.C. Board... 5 Wiring Diagram... 7 Block Diagram... 8 Schematic Diagram... 9 Exploded View of Cabinet

More information

Windows 8에서 BioStar 1 설치하기

Windows 8에서 BioStar 1 설치하기 / 콘텐츠 테이블... PC에 BioStar 1 설치 방법... Microsoft SQL Server 2012 Express 설치하기... Running SQL 2012 Express Studio... DBSetup.exe 설정하기... BioStar 서버와 클라이언트 시작하기... 1 1 2 2 6 7 1/11 BioStar 1, Windows 8 BioStar

More information

Remote UI Guide

Remote UI Guide Remote UI KOR Remote UI Remote UI PDF Adobe Reader/Adobe Acrobat Reader. Adobe Reader/Adobe Acrobat Reader Adobe Systems Incorporated.. Canon. Remote UI GIF Adobe Systems Incorporated Photoshop. ..........................................................

More information

Dialog Box 실행파일을 Web에 포함시키는 방법

Dialog Box 실행파일을 Web에 포함시키는 방법 DialogBox Web 1 Dialog Box Web 1 MFC ActiveX ControlWizard workspace 2 insert, ID 3 class 4 CDialogCtrl Class 5 classwizard OnCreate Create 6 ActiveX OCX 7 html 1 MFC ActiveX ControlWizard workspace New

More information

MF Driver Installation Guide

MF Driver Installation Guide Korean MF 드라이버 설치설명서 사용자 소프트웨어 CD-ROM... 드라이버 및 소프트웨어 정보...1 지원되는 운영 체제...1 MF 드라이버 및 MF Toolbox 설치... [쉬운 설치]를 사용한 설치...2 [사용자 정의 설치]를 사용한 설치...10 USB 케이블 연결(USB를 이용해 연결하는 경우만)...20 설치 결과 확인...21 온라인

More information

Microsoft Word - src.doc

Microsoft Word - src.doc IPTV 서비스탐색및콘텐츠가이드 RI 시스템운용매뉴얼 목차 1. 서버설정방법... 5 1.1. 서비스탐색서버설정... 5 1.2. 컨텐츠가이드서버설정... 6 2. 서버운용방법... 7 2.1. 서비스탐색서버운용... 7 2.1.1. 서비스가이드서버실행... 7 2.1.2. 서비스가이드정보확인... 8 2.1.3. 서비스가이드정보추가... 9 2.1.4. 서비스가이드정보삭제...

More information

아이콘의 정의 본 사용자 설명서에서는 다음 아이콘을 사용합니다. 참고 참고는 발생할 수 있는 상황에 대처하는 방법을 알려 주거나 다른 기능과 함께 작동하는 방법에 대한 요령을 제공합니다. 상표 Brother 로고는 Brother Industries, Ltd.의 등록 상

아이콘의 정의 본 사용자 설명서에서는 다음 아이콘을 사용합니다. 참고 참고는 발생할 수 있는 상황에 대처하는 방법을 알려 주거나 다른 기능과 함께 작동하는 방법에 대한 요령을 제공합니다. 상표 Brother 로고는 Brother Industries, Ltd.의 등록 상 Android 용 Brother Image Viewer 설명서 버전 0 KOR 아이콘의 정의 본 사용자 설명서에서는 다음 아이콘을 사용합니다. 참고 참고는 발생할 수 있는 상황에 대처하는 방법을 알려 주거나 다른 기능과 함께 작동하는 방법에 대한 요령을 제공합니다. 상표 Brother 로고는 Brother Industries, Ltd.의 등록 상표입니다. Android는

More information

슬라이드 1

슬라이드 1 Delino EVM 용처음시작하기 - 프로젝트만들기 (85) Delfino EVM 처음시작하기앞서 이예제는타겟보드와개발홖경이반드시갖추어져있어야실습이가능합니다. 타겟보드 : Delfino EVM + TMS0F85 초소형모듈 개발소프트웨어 : Code Composer Studio 4 ( 이자료에서사용된버전은 v4..입니다. ) 하드웨어장비 : TI 정식 JTAG

More information

Data Sync Manager(DSM) Example Guide Data Sync Manager (DSM) Example Guide DSM Copyright 2003 Ari System, Inc. All Rights reserved. Data Sync Manager

Data Sync Manager(DSM) Example Guide Data Sync Manager (DSM) Example Guide DSM Copyright 2003 Ari System, Inc. All Rights reserved. Data Sync Manager Data Sync Manager (DSM) Example Guide DSM Copyright 2003 Ari System, Inc. All Rights reserved. Data Sync Manager are trademarks or registered trademarks of Ari System, Inc. 1 Table of Contents Chapter1

More information

UART Controller 구현

UART Controller 구현 7-Segment LED Controller 구현 Lecture # 학습목표 다양한실습을통해 VHDL 의응용능력을기른다 기본적인타이밍도의이해및응용능력을배양한다 주로사용되는출력장치인 FND(7 Segment) 의특성을이해한다 강의순서 7-Segment LED(FND) 장치 PXA55-FPGA FND 회로도구성 7-Segment LED Controller 설계

More information