Microsoft PowerPoint - 제10주.ppt [호환 모드]

Similar documents
<4D F736F F F696E74202D20B9DDB5B5C3BCB0F8C1A426B8DEB8F0B8AEBFEBBDC5BCD2C0E75FBEF7B7CEB5E52E707074>

Microsoft PowerPoint - (실용공학).ppt

<4D F736F F F696E74202D20352E20C7D1BFEBB1D420B0F8C1A4B1E2C3CAB1B3C0B B3E22031BFF929>

<4D F736F F F696E74202D20B3AAB3EBC8ADC7D0B0F8C1A4202DB3AAB3EBB1E2BCFA2E BC8A3C8AF20B8F0B5E55D>

KAERIAR hwp

Photolithography - Photo: light, Litho: stone, Graphy: writing Image Transferring - Steps of Photolithography Process

Chap3.SiliconOxidation.hwp

Microsoft PowerPoint - dev6_TCAD.ppt [호환 모드]

Microsoft Word - UV-Nanoimprint.doc

Microsoft Word - 오창석

[Fig. 4] (a) Properties of OLED as IWO films as anode. (b)fabrication process of QDLED and image of QDLED device using IWO films as anode. [Fig. 3] 정보

- 2 -

PowerPoint Presentation

실적 및 전망 09년 하반 PECVD 고객 다변화에 따른 실적개선 10년 태양광 R&D 장비 매출을 반으로 본격적인 상업생산 시작 1. 09년 3Q 실적 동사는 09년 3Q에 매출과 영업이익으로 각각 142 억원(YoY 16.7%, QoQ 142%), 6 억원(흑전환)

PowerPoint 프레젠테이션

[ 화학 ] 과학고 R&E 결과보고서 나노입자의표면증강을이용한 태양전지의효율증가 연구기간 : ~ 연구책임자 : 김주래 ( 서울과학고물리화학과 ) 지도교사 : 참여학생 : 원승환 ( 서울과학고 2학년 ) 이윤재 ( 서울과학고 2학년 ) 임종

Introductiuon

PowerPoint 프레젠테이션

Gelest Commercializes Diiodosilane to Meet Global Demand for Next-Generation Semiconductors

< B9B0C3B7BCBCB0E82E687770>

(Microsoft PowerPoint - src.ppt [\300\320\261\342 \300\374\277\353] [\310\243\310\257 \270\360\265\345])

01 증착의종류 증착은금속증기를만드는원리에따라화학적기상증착 (Chemical Vapor Deposition, ) 과물리적기상증착 (Physical Vapor Deposition, PVD) 으로나뉜다. 화학적기상증착은공정압력과주입원의상태, 에너지원등에따라나뉘고물리적기상증

untitled

구리 전해도금 후 열처리에 따른 미세구조의 변화와 관련된 Electromigration 신뢰성에 관한 연구

가. 회사의 법적, 상업적 명칭 당사의 명칭은 주성엔지니어링 주식회사라고 표기합니다. 또한 영문으로는 JUSUNG Engineering Co., Ltd. 라 표기합니다. 나. 설립일자 및 존속기간 당사는 반도체, FPD, 태양전지, 신재생에너지, LED 및 OLED 제

슬라이드 1

<35365FB1E8B1E2C3E22DB9DDBBE7B9E6C1F620C4DAC6C3B1E2BCFA20B1E2B9DD2E687770>


<5BB0EDB3ADB5B55D B3E2B4EBBAF12DB0ED312D312DC1DFB0A32DC0B6C7D5B0FAC7D02D28312E BAF2B9F0B0FA20BFF8C0DAC0C720C7FCBCBA2D D3135B9AEC7D72E687770>

특허청구의범위청구항 1 복수개의관통비아홀이형성된웨이퍼의하나이상의관통비아홀을포함하는전도영역에전도층을형성하는전도층형성단계 ; 상기전도층을포함한웨이퍼전체영역에절연층을증착하는절연층증착단계 ; 상기전도층의상부에감광제를도포하고, 상기관통비아홀이형성된위치에관통비아홀의단면적보다작은단

DBPIA-NURIMEDIA

라온피플 주식회사

DISPLAY CLASS Electronic Information Displays CRT Flat Panel Display Projection Emissive Display Non Emissive Display Cathode Ray Tube Light Valve FED

c04....

PowerPoint 프레젠테이션

2015 년도반도체장비 재료성능평가사업공고품목및사양 ( 10, 14, 5 ) Photo/PR KrF LED WEE 노광장비 Reticle particle 검사Unit ARF i NTD BARC KrF Positive PR Etch TSV Gas Chiller 냉매 Di

Microsoft Word Thin-film Processes_09revised_STD

도 1 특허청구의범위 청구항 1. 자성금속박막을형성하는단계 ; 상기자성금속박막위에알루미늄을증착하는단계 ; 증착된상기알루미늄위에자성금속을증착하여알루미나이드박막을형성하는단계 ; 그리고 상기알루미나이드박막위에자성금속박막을증착하는단계로이루어지고, 상기자성금속은 Co, Fe 및

슬라이드 1

PowerPoint Presentation

DBPIA-NURIMEDIA

PowerPoint 프레젠테이션

융합WEEKTIP data_up

Chapter 2

<4D F736F F D20B9DDB5B5C3BC20B0F8C1A420BAAFC8AD D5020B0F8C1A42E646F63>

DBPIA-NURIMEDIA

nano(편집) hwp

19 이영철(1038~1043).hwp

2019 년차세대디스플레이연구센터 공정및사용료 ( 안 ) ~ 차세대디스플레이연구센터 -

예스티 ( KQ) 이제시작입니다 Company Comment 년반도체와디스플레이빅사이클도래. 예스티는양산업의장비를 생산하기에호황기를맞을것으로예상. 최근공시한디스플레이와반도 체장비수주로인해수주공시공백으로인한할인요인해소될전망 디스플레이장

복합재료 이론을 이용한 다층기판의 휨 해석

Microsoft Word - BC litho.doc

Microsoft Word - AFM-6.doc

슬라이드 1

(72) 발명자 강경태 서울서초구반포본동반포주공아파트 110 동 105 호 강희석 경기용인시수지구풍덕천동삼성쉐르빌 102 동 202 호 박문수 경기용인시기흥구신갈동도현마을현대 호 박승인 경기수원시영통구영통동 층 - 2 -

- 1 -

17(1)-06.fm

hwp

- 1 -

융합WEEKTIP data_up

공개특허 (19) 대한민국특허청 (KR) (12) 공개특허공보 (A) (11) 공개번호 (43) 공개일자 2013년09월25일 (51) 국제특허분류 (Int. Cl.) B65D 25/14 ( ) C23


PowerPoint 프레젠테이션

Vol August KCC Inside Special Theme KCC Life KCC News 04 KCC 하이라이트Ⅰ KCC 울산 신공장 준공식 거행 06 KCC 하이라이트Ⅱ 김천공장 통전식 및 안전 기원제 실시 08 KCC

Microsoft Word - 류제현.doc;_기업분석_ _57.doc

발표순서 I. 대면적 G2 TSP 개요 II. III. 투명전극형성기술 G2 TSP 공정기술

특허청구의범위청구항 1 방열판 ; 상기방열판상부에형성된세라믹박막 ; 및상기세라믹박막상부에형성된회로패턴을포함하여이루어지는방열기판. 청구항 2 제1항에있어서, 상기방열판은 Al, Cu, Mo, W, Ti, Mg 중에서선택된어느하나의물질로이루어지는것을특징으로하는방열기판. 청

슬라이드 1

공개특허 (19) 대한민국특허청 (KR) (12) 공개특허공보 (A) (11) 공개번호 (43) 공개일자 2014년06월11일 (51) 국제특허분류 (Int. Cl.) B65D 81/24 ( ) B65

CHEE 321 CHEMICAL REACTION ENGINEERING

제 2 장 Chemical Vapor Deposition (CVD, 화학기상증착 ) 1. Introduction (1) 실리콘소자제조에사용되는박막의종류및용도 분류 막의종류 증착기술 용도 열산화막게이트산화막 Oxidation (SiO 2 ) Isolation CVD-Si

( )-44.fm

Electropure EDI OEM Presentation

Microsoft PowerPoint - OLED_vs_LCD.ppt [호환 모드]

12권2호내지합침

<C3CA3520B0FAC7D0B1B3BBE7BFEB202E687770>

마이크로, TAS, 패키지, 범프, 관통홀 명세서 도면의 간단한 설명 도 1은 종래 기술에 따른 외부의 압력을 센싱하는 압력센서 패키지의 단면도 도 2a와 2b는 본 발명에 따라 마이크로 타스(TAS, Total Analysis System)칩이 실장된 패키지 단면도

(72) 발명자 황병준 강원도원주시단계동 강경태 서울시서초구반포본동반포주공아파트 110 동 10 5 호 이낙규 인천광역시연수구송도동 23-3 더샵센트럴파크 동 902 호 조영준 경기도용인시기흥구보정동연원마을삼성명가타운아파트 110 동 1303 호

유기 발광 다이오드의 전하주입 효율 향상을 통한 발광효율 향상 연구

2힉년미술

PowerPoint 프레젠테이션

슬라이드 1

(Vacuum) Vacuum)? `Vacua` (1 ) Gas molecular/cm 3

PowerPoint 프레젠테이션

6 강남구 청담지구 청담동 46, 삼성동 52 일대 46,592-46,592 7 강남구 대치지구 대치동 922번지 일대 58,440-58,440 8 강남구 개포지구 개포동 157일대 20,070-20,070 9 강남구 개포지구중심 포이동 238 일대 25,070-25,

27집최종10.22

황룡사 복원 기본계획 Ⅵ. 사역 및 주변 정비계획 가. 사역주변 정비구상 문화유적지구 조성 1. 정비방향의 설정 황룡사 복원과 함께 주변 임해전지(안압지) 海殿址(雁鴨池)와 분황사 등의 문화유적과 네트워크로 연계되는 종합적 정비계획안을 수립한다. 주차장과 광장 등 주변

슬라이드 제목 없음

1. 교육목표 1) LED 산업의현장중심적실무능력함양 2) LED 산업신규인력의선실무지식습득 3) LED 제조공정실습을통한신기술개발 GaP & GaN LED 제조공정단기간교육 ( 이론 : 4 시간, 실습 12 시간 ) 제 1 강 Epitaxy (pn junction)

슬라이드 1

KARAAUTO_1¿ù.qxd.ps, page Normalize


Ⅰ 개요 1 기술개요 1.,,,,, 600,, (IFB),,

텀블러514

공학석사학위논문 IAAL 을통한다층 3 차원나노구조물의 제작과분석 Fabrication of Multi-Layer Three-Dimensional Nanostructures via Ion Assisted Aerosol Lithography (IAAL) 2015 년 2

14.fm

제 07 장 Al and Cu Metallization.hwp

15.fm

슬라이드 제목 없음

(52) CPC 특허분류 B01J 6/00 ( ) C01B 33/02 ( ) C01P 2004/64 ( ) 공지예외적용 : 있음 - 2 -

Transcription:

Nano-film Technology 제 9-10주: nano-film Lithography process and technique 동아대학교 화학공학과

나노필름 (Nano Films) 박막제조법 (Thin Film Deposition Techniques) Spin coating ( 회전력에의한물질코팅 ) Thermal evaporation ( 진공증착이라불림,5) Molecular beam epitaxy ( 초진공분자결정형성장, 증착 ) Sputtering(6) Chemical Vapor Deposition(7) Electrochemical Methods Self Assembly(1) LB-film(2) Layer-by-Layer (LbL) process(3) Lithography techniques (Soft lithography, 4) 분자성나노박막 관능기의배향의조절이분자수준에서가능한막 숫자는수업진행순서입니다. 주의 : 파워포인터파일을플래시파일은개인이모두내용을확인하여정리바람. 참고 : 박막의응용분야는 Display, 연료전지, 태양전지, 분석장비, 표면화학등이다.

반도체제조공정 -Overview

반도체제조공정 -1 1. 단결정성장 : 고순도로정제된실리콘용융액에 SEED 결정을접촉, 회전시키면서단결정규소봉 (INGOT) 을성장시킴. 2. 규소봉절단 : 성장된규소봉을균일한두께의얇은웨이퍼로잘라낸다. 웨이퍼의크기는규소봉의구경에따라 3",4", 6", 8" 로만들어지며생산성향상을위해점점대구경화경향을보이고있음 3. 웨이퍼표면연마 : 웨이퍼의한쪽면을연마하여거울면처럼만들어주며, 이연마된면에회로패턴을그려넣게됨.

반도체제조공정 -2 4. 회로설계 : CAD 시스템을사용하여전자회로와실제웨이퍼위에그려질회로패턴을설계함. 5.MASK(RETICLE) 제작 : 설계된회로패턴을 E- beam 리소그래피로유리판위에그려 MASK(RETICLE) 를만듬.

반도체제조공정 -3 6. 산화 (OXIDATION) 공정 : 고온 (800~1200 ) 에 서 산소나수증기를실리 콘 웨이퍼표면과화학반 응시켜얇고균일한실리콘 산화막 (SiO 2 ) 를형성시키 는공정 7. 감광액 (PR;PhotoResist) 도포 : 빛에민감한물질인 PR을웨이퍼표면에고르게도포시킴. 8. 노광 (EXPOSURE): MASK 에그려진회로패턴에빛을통과시켜 PR막이형성된웨이퍼위에회로패턴을사진찍는공정 9. 현상 (DEVELOPMENT) : 웨이퍼표면에서빛을받은부분의막을현상시키는공정. ( 일반사진현상과동일 ).

반도체제조공정 -4 10. 식각 (ETCHING) : 회로패턴을형성시켜주기위해화학물질이나반응성 GAS 를사용하여필요없는부분을선택적으로제거시키는공정. 이러한패턴형성과정은각패턴층에대해계속적으로반복됨. 11. 이온주입 (ION IMPLAN-TATION) 공정 : 회로패턴과연결된부분에불순물을미세한 GAS 입자형태로가속하여웨이퍼의내부에침투시킴으로써전자소자의특성을만들어줌. 이러한불순물주입은공온의전기로속에서불순물입자를웨이퍼내부로확산시켜주입하는 DIFFUSION( 확산 ) 12. 화학기상증착 (CVD; Chemical Vapor Deposition) 공정 : GAS 간의화학반응으로형성된입자들을웨이퍼표면에증착 ( 蒸着 ) 하여절연막이나전도성막을형성시키는공정. 13. 금속배선 (METALLIZATION) : 웨이퍼표면에형성된각회로를알루미늄선을연결시키는공정.

반도체제조공정 -5 14. 웨이퍼자동선별 (EDS TEST) : 웨이퍼에형성된 IC 칩들의전기적동작여부를컴퓨터로검사하여불량품을자동선별하는공정. 15. 웨이퍼절단 (SAWING) : 웨이퍼상의수많은칩들을분리하기위해다이아몬드톱을사용하여웨이퍼를절단하는공정. 16. 웨이퍼표면연마 : 웨이퍼의한쪽면을연마하여거울면처럼만들어주며, 이연마된면에회로패턴을그려넣게됨.

반도체제조공정 -6 17. 금속연결 (WIRE BONDING) : 칩내부의외부연결단자와리드프레임을가는금선으로연결하여주는공정. 18. 성형 (MOLDING) : 칩과연결금선부분을보호하기위해화학수지로밀봉해주는공정. 5-18 번과정이리소그래피와관련있음 19. 최종검사 (FINAL TEST) : 성형된칩의전기적특성및기능을컴퓨터로최종검사하는공정으로최종합격된제품들은제품명과회사명을 MARKING 한후입고검사를거쳐최종소비자에게판매됨.

Lithography 란? Lithography 정의 - Semiconductor manufacturing : 석판화기술, 인쇄기술 : litho( 돌 ) + graphy( 그림, 글자 ) 흔히노광기술이라고도이야기하지만이는잘못된표현이며 ( 노광기술은광학리소그래피의아주작은부분 ), 일반적으로 lithography 란표현이타당함. microlithography = transfer the pattern of circuitry from a photomask (a quartz plate containing the "master copy" of microscopic integrated circuitry) to a wafer (a thin slice of silicon or other semiconductor material on which chips are made) - Today s approach : use a combination of shorter wavelengths of light and larger lenses to create smaller, more precise circuit patterns. 교과서에서는전자빔노광기술 (E-beam lithography) 이설명되어있다.

전통적인리소그래피 : 광학리소그래피 마스크의패턴을감광저항체 (Photoresist) 에전사하는방법 장점 : 대량생산에적합. 단점 : 1. 100nm 장벽 을극복할수없다. (100nm 장벽 : 렌즈로사용되는광학물질의투명도에대한단파장차단과광학굴절에의해결정되는대상체축소의한계값 ) 2. 비평면표면에부적합 3. 표면에특정한화학적기능성을가진패턴형성불가 4.2 차원구조물제작만가능. 5. 감광저항체에대해서만적용 ( 적용물질한정 )

Lithography Process -optical

Mask 란무엇인가?//01 광리소그래피에서 mask( 도장 ) 은빛이통과하는부분과통과하지않는부분으로구분.

Optical lithography 에서패턴의전사 ( 이동, stamp) 나노도장은어떻게찍는가? Mask 노광 chrome Resist 전사될표면 빛을받았을때광중합이일어나면 Negative resist( 모양이남는다 ), 광중합이안일어나면 Positive resist 라 ( 모양이안남는다 ) 한다. Resist 라는말이저항이라는개념이기때문에패턴이남고남지안는것에비교하면반대의말이된다.

Positive and negative resist: Mask 제작및 stamp 제작 P.R. : 빛이닿은부분이떨어져나감 회절의한계 :100 nm

소프트리소그래피 ( 비광학적방법 ) 소프트리소그래피의장점및단점 장점 ( 비광학리소그래피 ) 저렴한제작비표면에다양한화학적성질을가진패턴형성가능 다양한재료에적용 유사 3 차원구조물제작가능 비평면표면에구조물및패턴생성가능 100nm 장벽극복 ( 크기가 30 nm~500 μm 사이의형상또는구조물제작가능 ) 단점 스탬프, 주형 (mold) 의변형 형성된패턴내에서결함밀도 (density of defect) 고분해능맞춰찍기의어려움

Soft lithography: 폴리머스탬프 1. 탄성중합체스탬프 (elastometric stamp) 정의 소프트리소그래피의핵심요소표면에양각패턴이새겨진탄성중합체재료 PDMS (polydimethysiloxane): 가장널리쓰임, 열중합재료. 폴리마이드 (polyimide) 폴리우레탄 (polyurethanes) 교차결합노발릭수지 (cross-linked NovolacTM resins) CH2 CH2 2. PDMS 낮은유리전이온도를갖고있어, 상온에서액체상태 교차결합 ( 열경화성 ) 을시키면고체상태의탄성체로쉽게변화

폴리머스탬프 제작공정 주형성형 (Casting molding) 을이용. 제작순서 마스터 (Mask) 또는 Stamp 제작 포토리소그래피 ( 혹은전자빔리소그래피, sub100 nm) 를이용하여제작한다. 마스터표면은양각패턴를갖고있다.

폴리머스탬프 액상폴리머주입 경화및탈형 - 마스터표면에액상폴리머를주입한다. - 경화 : 액상폴리머를경화시켜고상폴리머로만든다 ( 온도처리 50-60 C). - 탈형 : 마스터를식각을통해제거한다 - 양각의패턴이있는스탬프를생성한다

폴리머스탬프 PDMS 스탬프의장점과단점장점 화학적비활성 비공기흡식성 ( 공기에의해변형이없음 ) 중합후우수한열안정성 ( 공기중에서 186 ) 파장 300nm 까지의빛투과 등방성, 균질성물질 내구성이우수 ( 물리화학적안정성 ) 쉽게변경할수있는계면특성 단분자수준에서수십나노미터높이까지막의두께조절가능 ( 점성이낮다 ) 단점 경화과정에서발생하는 1% 수축 경화후용매에의한팽창 탄성과열팽창으로인한넓은영역에서의정확도표시난해 재료의유연성으로인한외형비 (aspect ratio) 제한 - 접합 (pairing), 처짐 (sagging, d 20h): 어떻게해결할수있나?

나노입자를이용한 soft lithography

폴리머스탬프를이용한회로설계 금속성물질을 stamp 에적시어실리콘기판에전사하는방법

Sputtering process 물리적박막성장법 Ar+ impact, momentum transfer at cathode e- 의급격한축적및 target atoms, ions 가방출됨 : 플라즈마 : 이온과전자의흐름 Atomic billards( 원자당구 ) Elastic energy transfer But e- can give up all its E k in inelastic collision

Thermal Evaporation( 열증발박막제작, 진공증착 )

MBE 와 Sputtering 의원리 //01 교과서의 Molecular beam epitaxy( 분자빔적층성장법 ) 참고

플라즈마가막으로변환되는과정정리 1) Ar+ accelerated to cathode( 전자와의접촉 ) 5) Deposited at anode: Al, some Ar, some impurity 2) Neutral target species (Al) kicked off; 3) Some neutral Ar and e- also come out 4) e- may ionize impurity (ex) O O-) 6) Some physical resputtering of Al by Ar Ar이온은분자운동이극대화되어있는상태. 외부에서가한전압에의하여 + 와 - 극이생성되어있다. 일반적으로운동에너지를받은금속원자는 anode로돌진하여축적. 이때중성의 Ar도함께축적. 반복된축적은 Ar의밀도를낮게하여결국순수한박막이형성된다.

제 9-10주: nano-film Sputtering process: Experimental movie 장비가 어렵다구? 겁먹지 말자.. 펌프가 장비를 복잡하게 한다. 동아대학교 화학공학과

Sputtering법에 의해 제조된 박막 제 9-10주: nano-film 스파터링 된 알루미늄 박막 막의 두께 조정은 적층시간에 의하여 조절되며 10 nm 이상의 박막을 만들기에 적당하다. Target재료는 일반적으로 금속이 대부분이지만, 장비의 반응셀에 산소를 주입하면 산화 물 박막도 제작이 가능하다. 박막의 순도는 일반적으로 99 % 이상이다. 동아대학교 화학공학과

Chemical vapor deposition (CVD)//02

원리 disproportionation: 생성물의불균일화반응

CVD 장치

CVD 요약

CVD 요약 boundary

CVD 의장단점 - 챔버설계, 기체의이동에대한정확한설계가어렵다 불균질한막제작 - layer by layer 의성장에의해막성장속도가늦다. - 실제로가능한모든반응은막의형태로만들수있다.

CVD 에의한나노입자제작 Particle formation mechanisms in (a) homogeneous thermal CVD and (b) electrospray (ES)-CVD

CVD 로가능한반응들

생각할점 광학리소그래피가 100 nm 이하의구조물을제작하기힘든이유를설명하시요. Homogeneous 하게박막을제작할수있는방법의이름을모두열거하시요. 분자성박막과일반적인성장박막은어떤차이점이있습니까? SAM 박막의제작법의원리를설명하시요. LB 법에있어서다층박막의형성법과 LBL 의다층박박의형성법은원리적으로어떤차이가있고, 이들두방법에있어서박막의원료 ( 재료 ) 는어떻게다른가요? LB 법에있어서분자의밀도가아주높은막을만드는방법을설명하시요. PDMS 와 SAM 기술을이용하면분자성나노박막 ( 배향성이제어된막 ) 을원하는패턴모양으로만들수있다고합니다. 어떻게하면될까요. 박막의응용분야 (OLED, Solar cell, Fuel Cell 등 ) 에대하여조사하시오.