Microsoft PowerPoint - 1강 pcb발표 & OrCAD.PPT

Similar documents
PCB 설계를 통한 EMC대책

PCB EMI,. LDWS..,. PCB.. LDWS,, Windshield. 1 LDWS,. PCB., (rise-time),, 5 40 (db/decade),. PCB 10, EMI PCB. Tool, EMI., Antenna. Source,,., EMI.. 제품구

SW_faq2000번역.PDF

PowerPoint Presentation

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Nov.; 25(11),

Slide 1

03 장태헌.hwp

. 서론,, [1]., PLL.,., SiGe, CMOS SiGe CMOS [2],[3].,,. CMOS,.. 동적주파수분할기동작조건분석 3, Miller injection-locked, static. injection-locked static [4]., 1/n 그림

歯03-ICFamily.PDF

ApplicationKorean.PDF

서보교육자료배포용.ppt

CAN-fly Quick Manual

전자실습교육 프로그램

DIB-100_K(90x120)

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Oct.; 27(10),

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Sep.; 26(10),

- 2 -

Microsoft PowerPoint - Ch12

Microsoft Word - LAB_OPamp_Application.doc

FTTH 기술발표

구성품 - UMD 2808 모듈 - JTAG 커넥터 - 젂원 케이블 주요 특징 모듈의 부품화 : 고신뢰성의 DSP 모듈을 최적화된 시스템에 적용 용이 TMS320F2808 ZGMS - 100MHz 탑재 : 확장된 온도규격 (-40 도 ~ 125 도) 적용 Ultralo

28 저전력복합스위칭기반의 0.16mm 2 12b 30MS/s 0.18um CMOS SAR ADC 신희욱외 Ⅰ. 서론 Ⅱ. 제안하는 SAR ADC 구조및회로설계 1. 제안하는 SAR ADC의전체구조

MR-3000A-MAN.hwp

歯AG-MX70P한글매뉴얼.PDF

2

01. Start JAVA!

Microsoft PowerPoint - (공개)의료기기제작1-3.ppt [호환 모드]

PowerPoint 프레젠테이션

<STM32CubeMX Guide In Korean>

歯동작원리.PDF

Microsoft PowerPoint - ch12ysk2015x [호환 모드]

제7회:스위칭전원의 노이즈 대책

06이동통신

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Jun.; 29(6),

À̵¿·Îº¿ÀÇ ÀÎÅͳݱâ¹Ý ¿ø°ÝÁ¦¾î½Ã ½Ã°£Áö¿¬¿¡_.hwp

Ultimate High Performance Audio tx-usb Operating Instructions Rev : 1.0

Microsoft PowerPoint - Ch15-1

MAX+plus II Getting Started - 무작정따라하기

<4D F736F F F696E74202D20BEC6B3AFB7CEB1D7B9D7C6C4BFF64943BFF6C5A9BCA55F FBEC8B1E6C3CA2E707074>

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Sep.; 26(10),

박선영무선충전-내지

ez-shv manual

Microsoft PowerPoint - Ch16

팬도캐드소개

< C6AFC1FD28B1C7C7F5C1DF292E687770>

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE. vol. 28, no. 4, Apr (planar resonator) (radiator) [2] [4].., (cond

CD-6208_SM(new)

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Jan.; 27(1), ISSN

?.,,,.. / OSHA( ) NFPA( ) ANSI/ISA( / ) TIA( ) IEC( ) CENELEC( ) IEEE( ).....?,,.. Fluke 160- FC %.,? NEC( ) 100 " / ". ( )....,,,, EMI, RFI.

,.. 2, , 3.. 본론 2-1 가상잡음신호원생성원리, [8].,. 1.,,. 4 km (13.3 μs).,. 2 (PN code: Pseudo Noise co- 그림 2. Fig. 2. Pseudo noise code. de). (LFSR: Line

Microsoft Word - SRA-Series Manual.doc

4장 논리 게이트

Microsoft PowerPoint - Ch13

ºÎ·ÏB

<4D F736F F F696E74202D20342EB9D9C0CCC6D0BDBABFCD20B5F0C4BFC7C3B8B E BC8A3C8AF20B8F0B5E55D>

제목을 입력하십시오

KMC.xlsm

Microsoft Word - MAI-ISP-STK500_매뉴얼_Ver25.docx

그룹웨어와 XXXXX 제목 예제

½½¶óÀ̵å Á¦¸ñ ¾øÀ½

개요

Microsoft PowerPoint - ch03ysk2012.ppt [호환 모드]

실험 5

슬라이드 1

PCB PCB. PCB P/G de-cap [2],[3]., de-cap ESL(Equivalent Series Inductance) [3],. P/G [4], P/G. de-cap P/G, PCB.. 단일비아를이용한 P/G 면공진상쇄 2-1 P/G 면공진현상 PCB

논리회로설계 3 장 성공회대학교 IT 융합학부 1


歯DCS.PDF

untitled

04 박영주.hwp

Microsoft PowerPoint - analogic_kimys_ch10.ppt


G2011WDT-Manual-LG(CCNF-Ver02).xls

1 Nov-03 CST MICROWAVE STUDIO Microstrip Parameter sweeping Tutorial Computer Simulation Technology

Microsoft Word - DCMD-1000 사용자 메뉴얼.docx

untitled

DC Link Application DC Link capacitor can be universally used for the assembly of low inductance DC buffer circuits and DC filtering, smoothing. They

04 김영규.hwp

Microsoft PowerPoint - 8. 전력

untitled

歯15-ROMPLD.PDF

Microsoft Word - 수정완료 Channel DVR Player_나다텔_.doc

6 강남구 청담지구 청담동 46, 삼성동 52 일대 46,592-46,592 7 강남구 대치지구 대치동 922번지 일대 58,440-58,440 8 강남구 개포지구 개포동 157일대 20,070-20,070 9 강남구 개포지구중심 포이동 238 일대 25,070-25,

27집최종10.22

황룡사 복원 기본계획 Ⅵ. 사역 및 주변 정비계획 가. 사역주변 정비구상 문화유적지구 조성 1. 정비방향의 설정 황룡사 복원과 함께 주변 임해전지(안압지) 海殿址(雁鴨池)와 분황사 등의 문화유적과 네트워크로 연계되는 종합적 정비계획안을 수립한다. 주차장과 광장 등 주변

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE. vol. 26, no. 1, Jan 서론 PC PMIC(Power Management IC) [1]. PMIC DC-D

11 함범철.hwp

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Nov.; 25(11),

_ _0.xls

Microsoft PowerPoint - AC3.pptx

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE May; 27(5),

<4D F736F F F696E74202D20454D43BCB3B0E8B4EBC3A5BBE7B7CA2828C1D629B8B6B7E7C0CEC6F75FBDC5C1D6C8A3292E707074>

Chapter4.hwp

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Sep.; 30(9),

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Jun.; 27(6),

4 CD Construct Special Model VI 2 nd Order Model VI 2 Note: Hands-on 1, 2 RC 1 RLC mass-spring-damper 2 2 ζ ω n (rad/sec) 2 ( ζ < 1), 1 (ζ = 1), ( ) 1

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Mar.; 28(3),

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Aug.; 30(8),

Microsoft Word - 심규환.doc

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE. vol. 27, no. 1, Oct 서론,.,., IC. IC, IC. EM Immunity, Electromagneti

Transcription:

EMC 적합성을위한 PCB 설계기술 Printed Circuit board Design Techniques for EMC Compliance 2007. 7. 14.

목차 1. Introduction. 2. 인쇄회로기판기초. 3. Bypassing and Decoupling. 4. 클럭회로. 5. 정전기방전보호. 6. 추가적인설계기술. 7. Noise의최소화방법.

1. Introduction Noise 의발생원인 The three primary means of noise coupling 1. Conductive coupling 2. Common impedance coupling. 3. Coupling by radiated electromagnetic fields.

시스템내부에서의 Noise 발생예

Outside of the laboratory

PCB 설계시유의사항 신호의카테고리를분류한다. VLSI 회로의소자밀도를고려한다. 임피던스매칭을한다. Line의경로설정(Routing) PCB의층적층의할당.

2. 인쇄회로기판기초 Microstrip Signal Trace Ground Plane Dielectric Stripline 보다빠른클럭, 논리신호의전달 Stripline Reference Plane Signal Trace Signal Delay 가문제되나, RF 복사를억제

층적층할당 Layer # 1 2 3 4 5 6 7 8 9 10 Comments 2 S1 S2 Lower-speed designs 4 S1 G P S2 6 S1 G S2 S3 P S4 Lower-speed designs 6 S1 S2 G P S3 S4 Default critical signals to S2 only 6 S1 G S2 P G S3 Default lower-speed to S2-S3 8 S1 S2 G S3 S4 P S5 S6 Default high-speed to S2-S3 8 S1 G S2 G P S3 G S4 Best for EMC S : Signal Layer, P : Power, G : Ground

20-H 규칙 1. 두층기판위에 Power 와 Ground Line 을근접시킨다. 2. Ground Plane 보다물리적으로더작게 Power Plane 을만든다. (20-H Rule) Trace 20H Power Plane Power Plane H H Ground Plane Ground Plane RF emission occur RF emission do not occur Fringing Effect

1. 단일점접지. 1 MHz 이하의클럭율을이용한저주파시스템에응용. 오디오, 아날로그기구, 60Hz 전력시스템에사용. 2. 다중점접지. 10 MHz 이상의클럭율을이용한고주파시스템에사용.

3. Bypassing and Decoupling 1. Decoupling Capacitor Placement. Decoupling Capator 는가능한 IC 와가깝게해야한다. VCC GND D.C. 2. Unused Inputs. Unused Inputs 는일반적으로직렬저항과함께 VCC 또는 Ground 에연결되어야한다.

접지루프의최소화. 1. 가능한가깝게모든전력과접지 Trace 를유지한다. 2. Ground 에가능한근접하게 Signal Line 을유지한다. 3. Line 의길이를짧게한다. 4. 가능한많은접지평면을가지고기판의이용되지않는영역을채운다. 5. I/O 커넥터에근접하게논리소자와필터소자를위치시킨다.

4. 클럭회로 (Clock Circuits) Clock Trace 는예외없이, 나머지 Trace 를자동경로설정하기이전에수동으로경로가지정되어야한다. 클럭발생기, 관련소자, 분배선은 PCB 에서 RF 방출의원인이된다. f max = π 1 t r f max = 발생된최대 RF 주파수 t r = Pulse or Edge Rise Time

Localized Ground Plane (LGP) 하나의 Localized Ground Plane 전체에발진기, 크리스탈그리고클럭을지원하는회로 (Buffer, Driver) 를위치시킨다. LGP는 PCB의맨위에위치하고, 최소두개의여분 Bias와발진기접지핀모두를통해서 PCB의주요접지평판으로직접연결된다. OSC Clock Driver LGP Vias to the ground plane in addition to the ground pins of the devices.

Clock 에서실제 RF 복사가문제가되는것은 Clock 의 Frequency 가아니라 Clock Signal 의 Edge Rate 이다. (V=L di/dt, I=C dv/dt 에서 di & dt 의문제이다.) 스위칭속도가높아지면클럭드라이브로부터직렬종단저항기가 Trace 임피던스 Z 0 와같아야하는점이중요해진다. 클럭 Trace 의길이가최고주파수의 λ/20 보다작게설계한다.

보호 Trace 와병렬 Trace 의사용 a. 3-W 규칙의강화. b. High-Threat 신호 Trace 에서다른회로 Trace 까지 Common Mode RF 결합을막음. c. 회귀경로의낮은임피던스제공.

보호 Trace 의사용 a. 신호 Trace 가길면접지평판에다중으로연결한다. b. 단지짧은거리에한해서공통보호 Trace 가공유될수있다. Clock trace Guard trace Via to the ground plane or device grounds. Clock trace on a plane with via to another plane

Trace Termination 5가지공통종단. 방법 a. 직렬종단저항. ( 적은 dc 잡음 Margin) b. 병렬종단저항. ( 전력소비가크다 ) c. Thevenin 망. (CMOS 용고전력 ) d. RC 망. e. 다이오드망. (Undershoot 제한 ) a b c d e =

Poor Trace Routing for Clock Signals. Osillator B u f f e r ASIC I/O Controller Cache Optimal Trace Routing for Clock Signals with Electrically Short Traces Osillator B u f f e r ASIC I/O Controller Cache Optimal Trace Routing for Clock Signals with o +V Electrically Long Traces with respect to Clock Period Osillator B u f f e r = // ASIC I/O Controller Cache

Trace 분리와 3-W 규칙 3-W 규칙 Trace 간의이격거리는반드시중앙선로에서중앙선로까지측정된 Trace 폭에대해세배가되어야함 : 논리전류에대략 70% 의선속한계를나타냄. w w w w w w w w 3W via 3W

5. 정전기방전보호 Triangle connected to signal trace a. 스파크갭. I/O Connector Via to ground plane 0.01 distance spacing between triangles Controller b. LC 필터. 고주파수 ESD 에너지를시스템에들어오지못하게하는저역통과 LC 필터를구성한다. C. 고전압커패시터

Loop Area 의최소화 +5V gnd Device +5V gnd Device Signal Trace Poor +5V gnd Device +5V gnd Device Signal Trace Better +5V gnd Device Ground Plane +5V gnd Device Signal Trace Optimal

RF 접지루프의최소화 높은 RF 에너지수준의회로와접지. 다중점접지위치. I/O 상호연결과상호제어회로. 전력공급입력단자와시스템접지. 카드가장자리연결기와주요시스템접지. 인쇄회로기판의반대편가장자리. 케이블쉴드와 Chassis 접지.

6. 추가적인설계기술 구석에서의 Trace 경로예리하게구부러진곳을만들때단위길이당용량성은증가하고반면에단위길이당유도성은감소한다. w C 의증가 L 의값소 2:1 Ratio Bad Better 구석의모서리를 45 각으로깎을때 57% 까지용량성이감소한다.

Functional Layout Guidelines. Low Frequency and Low-Speed Logic Medium Frequency and Medium-Speed Logic High Frequency and High-Speed Logic

I/0 영역근처나경계선을따라위치시키기보다는 PCB 의중심부혹은접지 Stitch 위치에배치한다. Clock 생성영역에클럭회로와관련된 Trace 만을배치한다. PCB 위에직접크리스탈과발진기를설치한다. 가능하면전체 Clock 회로주변을신호 Trace 출구를제외하고, Faraday Cage 로에워싼다.

적절한기능적인분할이이루어져야한다. 분할에따른 Power 와 Ground 의분리가이루어져야한다. Ex) Power Analog Ground Digital Power Ground Analog 와 Digital 의기능적영역사이에물리적공간을제공해야한다.

7. Noise 의최소화방법 1. Shielding 2. Grounding 3. Balancing. 4. Filtering. 5. Isolation. 6. Separation and orientaion. 7. Circuit impedance level control. 8. Cable design. 9. Cancellation techniques.