<4D F736F F F696E74202D20B9DDB5B5C3BCB0F8C1A426B8DEB8F0B8AEBFEBBDC5BCD2C0E75FBEF7B7CEB5E52E707074>

Similar documents
Microsoft PowerPoint - dev6_TCAD.ppt [호환 모드]

Microsoft PowerPoint - 제10주.ppt [호환 모드]

Chap3.SiliconOxidation.hwp

PowerPoint Presentation

특허청구의범위청구항 1 복수개의관통비아홀이형성된웨이퍼의하나이상의관통비아홀을포함하는전도영역에전도층을형성하는전도층형성단계 ; 상기전도층을포함한웨이퍼전체영역에절연층을증착하는절연층증착단계 ; 상기전도층의상부에감광제를도포하고, 상기관통비아홀이형성된위치에관통비아홀의단면적보다작은단

Microsoft Word - 오창석

<BBEABEF7B5BFC7E22DA5B12E687770>

목 차 < 요약 > Ⅰ. 검토배경 1 Ⅱ. 반도체산업이경기지역경제에서차지하는위상 2 Ⅲ. 반도체산업이경기지역경제에미치는영향 7 Ⅳ. 최근반도체산업의여건변화 15 Ⅴ. 정책적시사점 26 < 참고 1> 반도체산업개관 30 < 참고 2> 반도체산업현황 31

PowerPoint Presentation

COMPANY INITIATION

Microsoft Word - IO_2009_메모리반도체.doc

실적 및 전망 09년 하반 PECVD 고객 다변화에 따른 실적개선 10년 태양광 R&D 장비 매출을 반으로 본격적인 상업생산 시작 1. 09년 3Q 실적 동사는 09년 3Q에 매출과 영업이익으로 각각 142 억원(YoY 16.7%, QoQ 142%), 6 억원(흑전환)

歯03-ICFamily.PDF

Photolithography - Photo: light, Litho: stone, Graphy: writing Image Transferring - Steps of Photolithography Process

슬라이드 제목 없음

PowerPoint 프레젠테이션

슬라이드 1

Contents Why YEST? Chapter 01_ Investment Highlights Chapter 02_ Growth Strategy Chapter 03_ Financial Highlights Appendix

Microsoft PowerPoint - 6. FET 증폭기

<4D F736F F D205FB8DEB8AEC3F720C1F6B8F1C7F65FBBEABEF75F4A4D485FBBEAC8ADB9B F FBCF6C1A42E646F63>

(Microsoft Word _\271\335\265\265\303\274_\300\314\264\326\303\326\301\276.docx)

가. 회사의 법적, 상업적 명칭 당사의 명칭은 주성엔지니어링 주식회사라고 표기합니다. 또한 영문으로는 JUSUNG Engineering Co., Ltd. 라 표기합니다. 나. 설립일자 및 존속기간 당사는 반도체, FPD, 태양전지, 신재생에너지, LED 및 OLED 제

<4D F736F F D20B9DDB5B5C3BC20B0F8C1A420BAAFC8AD D5020B0F8C1A42E646F63>

KAERIAR hwp

Microsoft PowerPoint - (실용공학).ppt

슬라이드 1

제 2 장 Chemical Vapor Deposition (CVD, 화학기상증착 ) 1. Introduction (1) 실리콘소자제조에사용되는박막의종류및용도 분류 막의종류 증착기술 용도 열산화막게이트산화막 Oxidation (SiO 2 ) Isolation CVD-Si

구리 전해도금 후 열처리에 따른 미세구조의 변화와 관련된 Electromigration 신뢰성에 관한 연구

untitled

(72) 발명자 최석문 서울관악구봉천 6 동우성아파트 장범식 경기성남시분당구정자동한솔마을청구아파트 110 동 301 호 정태성 경기화성시반월동신영통현대 4 차아파트

슬라이드 1

Contents

<4D F736F F F696E74202D C61645FB3EDB8AEC7D5BCBA20B9D720C5F8BBE7BFEBB9FD2E BC8A3C8AF20B8F0B5E55D>

- 1 -

What’s semiconductor?

ARM01

슬라이드 1

-

00....

DBPIA-NURIMEDIA

<4D F736F F F696E74202D20B3AAB3EBC8ADC7D0B0F8C1A4202DB3AAB3EBB1E2BCFA2E BC8A3C8AF20B8F0B5E55D>

untitled

PowerPoint 프레젠테이션

18211.fm

2001/1학기 공학 물리 중간고사

6 강남구 청담지구 청담동 46, 삼성동 52 일대 46,592-46,592 7 강남구 대치지구 대치동 922번지 일대 58,440-58,440 8 강남구 개포지구 개포동 157일대 20,070-20,070 9 강남구 개포지구중심 포이동 238 일대 25,070-25,

27집최종10.22

황룡사 복원 기본계획 Ⅵ. 사역 및 주변 정비계획 가. 사역주변 정비구상 문화유적지구 조성 1. 정비방향의 설정 황룡사 복원과 함께 주변 임해전지(안압지) 海殿址(雁鴨池)와 분황사 등의 문화유적과 네트워크로 연계되는 종합적 정비계획안을 수립한다. 주차장과 광장 등 주변

마이크로, TAS, 패키지, 범프, 관통홀 명세서 도면의 간단한 설명 도 1은 종래 기술에 따른 외부의 압력을 센싱하는 압력센서 패키지의 단면도 도 2a와 2b는 본 발명에 따라 마이크로 타스(TAS, Total Analysis System)칩이 실장된 패키지 단면도

- 2 -

ȲÁø°æ

10. 메모리 목표 메모리의개요 Random Access Memory (RAM) Read Only Memory (ROM) 프로그램가능한 ROM (PROM) 비휘발성입 / 출력메모리 메모리패키지 대용량저장장치 1

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE. vol. 28, no. 1, Jan GaN MMIC(Monolithic Microwave Integrated Circui

메모리, 케이스, 파워서플라이 메모리의역할 Why Random Access Memory? 휘발성 vs. 비휘발성메모리 RAM의종류와규격 RAM 의규격보기와선택 케이스의종류 케이스의선택 파워서플라이의종류 파워서플라이의커넥터와메인보드연결부 파워서플라이의선택

歯동작원리.PDF

알람음을 출력하는 이동통신 단말기에 있어서, 실시간 알람음을 출력하는 음향 출력 수단; 디지털 멀티미디어 방송(DMB: Digital Multimedia Broadcasting, 이하 'DMB'라 칭함) 신호를 수신하면 오디오 형태로 변 환하여 DMB의 음향을 전달하는

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE. vol. 26, no. 3, Mar (NFC: non-foster Circuit).,. (non-foster match

제 1 장웨이퍼성장및가공 1. Introduction 반도체기술발달의역사 1800's: 초기반도체발견 (PbS, ZnSb, AgS) 1874: Ferdinand Braun 이 PbS 의 point-contact 다이오드에서의정류작용을보고. Marconi 와함께그다이오드

(b) 미분기 (c) 적분기 그림 6.1. 연산증폭기연산응용회로

, Analyst, , 2

논리회로설계 3 장 성공회대학교 IT 융합학부 1

이 발명을 지원한 국가연구개발사업 과제고유번호 부처명 지식경제부 연구사업명 차세대신기술개발사업 연구과제명 세라믹 하이브리드 라미네이트용 저항체 소재기술 개발 주관기관 전자부품연구원 연구기간 2007년07월31일~2009년07월30일 - 2 -

반도체메모리 메모리 (memory) 분류 순차액세스메모리 랜덤액세스메모리 RAM ROM DRAM SRAM Mask ROM Field PROM 반도체메모리의분류 Fuse-link PROM EPROM EEPROM - 2 -

Vertical Probe Card Technology Pin Technology 1) Probe Pin Testable Pitch:03 (Matrix) Minimum Pin Length:2.67 High Speed Test Application:Test Socket

슬라이드 1

Microsoft PowerPoint - 제12장.ppt [호환 모드]

Gelest Commercializes Diiodosilane to Meet Global Demand for Next-Generation Semiconductors

Microsoft PowerPoint - Ch8

CERIUM OXIDE Code CeO CeO 2-035A CeO 2-035B CeO REO % CeO 2 /REO % La 2 O 3 /REO %

PC 실습

PowerPoint 프레젠테이션

텀블러514

라온피플 주식회사

<353320B1E8B9AEC1A42DBECBB7E7B9CCB4BD20BEE7B1D8BBEAC8ADB8A620BBE7BFEBC7D12E687770>

반도체산업 3D NAND 방향 3: 1 6 개업체로확대전망 3D NAND 는엔터프라이즈수요확대로시장성이높아짐에따라기존 1 개업체에서 6 개업체로확대전망. 관련 3D NAND 반도체인프라 / 장비 / 소재업체수혜전망 3D NAND 방향 3: 업체증가로경쟁본격화 (1 개업

PowerPoint 프레젠테이션

DBPIA-NURIMEDIA

Vol August KCC Inside Special Theme KCC Life KCC News 04 KCC 하이라이트Ⅰ KCC 울산 신공장 준공식 거행 06 KCC 하이라이트Ⅱ 김천공장 통전식 및 안전 기원제 실시 08 KCC

제 07 장 Al and Cu Metallization.hwp

슬라이드 1

DBPIA-NURIMEDIA

Electropure EDI OEM Presentation

. 메모리의구조. 메모리개요 v 메모리번지레지스터 (MAR : memory address register) : 메모리액세스시특정워드의주소가 MAR 에전송된다. v 메모리버퍼레지스터 (MBR : memory buffer register) : 레지스터와외부장치사이에서전송되

PowerPoint Presentation

Microsoft PowerPoint - OLED_vs_LCD.ppt [호환 모드]

Microsoft Word Thin-film Processes_09revised_STD

<4D F736F F F696E74202D20352E20C7D1BFEBB1D420B0F8C1A4B1E2C3CAB1B3C0B B3E22031BFF929>

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Oct.; 27(10),

CONTENTS 1. 3D NAND Big Cycle 도래 6 1) 2017년삼성전자와 SK하이닉스의 3D NAND 투자 6 2) 3D NAND: 무엇이달라지나? 8 3) 3D NAND 관련증착장비업체 10 4) 3D NAND 투자로수혜받는소재업체 11 5) 소재업체

<3031C5C2BEE7B1A42E687770>

융합WEEKTIP data_up

I. 회사의 개요 1. 회사의 개요 가. 연결대상 종속회사 개황(연결재무제표를 작성하는 주권상장법인이 사업보고서, 분기 ㆍ반기보고서를 제출하는 경우에 한함) 자본시장과 금융투자업에 관한 법률 시행령 부칙 <제20947호> 제23조에따라 2012년 1월 1일 이후 최초로

Microsoft PowerPoint - 30.ppt [호환 모드]

PC 실습

6장.indd

PowerPoint 프레젠테이션

슬라이드 1

PowerPoint 프레젠테이션

<C1A4BAB8C3B3B8AE5FBBEABEF7B1E2BBE75FC7CAB1E25F E687770>

PowerPoint Presentation

Transcription:

Chap. 1 Information/Communication Technology 반도체칩제조공정및메모리반도체 Advanced Materials and Future Technology

Fabrication Processes of Semiconductor Chips ( 반도체칩제조공정 )

IC (Integrated Circuit) Devices ( 집적회로소자 ) 8/13 반도체칩이라고도하며, 수백만개의능동소자 ( 다이오드, 트랜지스터 ) 와수동소자 ( 저항, 커패시터, 인덕터 ) 들을 Si 웨이퍼위에형성하여이루어진소자 마이크로프로세서, 메모리, 증폭기, 발진기, 타이머 p n n p n

1. 고순도 poly-si 제조 SiO 2 (s) + C (s) Si (l) + SiO (g) + CO (g) 99% 순도 Si 형성 Si (s) + HCl (g) SiHCl 3 (g) SiHCl 3 (g) + H 2 (g) Si (s) + 3HCl (g) 고순도 poly-si 형성

Polycrystalline ( 다결정 ) Si Solid nuclei C rystallite Grain boundary ( 결정립계 ) L iq u id 다결정 Si 의결정립계에서전자산란이심하게발생하여전기적특성이크게나빠짐. 전기적특성을향상시키기위해다결정 Si 으로부터결정립계가없는 Si single crystal ( 단결정 ) 형성

2. 단결정성장 (Single Crystal Growth) Poly-Si 용융액에단결정 seed 결정을접촉한후회전시키면서잡아당겨단결정 Si Ingot 으로성장시킴 Czochralski 결정성장법

3. Ingot Diameter Grind & Cutting 성장시킨 Si 단결정 ingot 의길이에따른직경을일정하게하기위해 diameter 연마를한후, 균일한두께 (500 μm ) 의얇은웨이퍼로절단

4. Wafer Lapping & Etching Lapping : 웨이퍼의표면을기계적으로닦아주는공정. - 웨이퍼표면의평평도및수평도향상 - Wafer cutting 공정에서형성된표면결함제거 Wafer etching : 웨이퍼표면을에칭하여표면흠집을제거하는공정. - 질산 / 초산용액또는가성소다로에칭후 DI water 로세척

5. Wafer Polishing ( 웨이퍼표면연마 ) 웨이퍼의한쪽면을연마하여거울면처럼만들어주며, 이연마된면에회로패턴 을새김

<Wafer 제조공정 >

6. 회로설계및마스크제작 회로설계 : CAD (Computer Aided Design) 시스템을사용하여전자회로및소자패턴설계마스크제작 : 설계한회로를구현하기위한소자패턴을크롬막으로덮은유리판에형성 ( 크롬막으로덮인유리판에서패턴형상으로크롬막제거 ) Cr 유리판 photomask Si wafer

7. 산화공정 (Oxidation) 고온 (800~1200 ) 에서산소나수증기를 Si 웨이퍼표면과화학반응시켜 Si 웨이퍼의표면에얇고균일한실리콘산화막 (SiO 2 ) 을형성시키는공정 Si + O 2 SiO 2 in dry O 2 ( 건식산화 ) Si + H 2 O SiO 2 + 2H 2 in steam ( 습식산화 ) SiO 2 Si wafer 용도 : 1. 절연및보호막 2. Masking oxide ( 원하는부분에 impurity 를넣기위하여다른부분을막는역할 ) 3. Gate oxide SiO 2 n-type dopant SiO 2 n-type Si n-type Si p-type Si wafer p-type substrate

8. Photo(lithography) 공정 PR coating ( 감광액도포 ): 자외선 (UV: ultraviolet) 에민감한고분자물질인 Photoresist (PR) 을 Si 웨이퍼표면에고르게도포하는공정. Exposure ( 노광 ): Mask 에그려진회로패턴에빛 (UV) 을통과시켜웨이퍼에형성한 PR 막에회로패턴을사진찍는공정 Development ( 현상 ): 빛을받은부분의 PR 막을제거 (positive PR) 또는빛을받지 않은부분의 PR 막을제거 (negative PR) 하는공정 SiO 2

9. Etching ( 식각 ) 공정 회로패턴을형성시켜주기위해화학물질이나반응성가스를사용하여필요없는 부분의 SiO 2 막을선택적으로제거하는공정. PR SiO 2 Si wafer Etching Si wafer Photoresist 제거 Si wafer

10. 이온주입 (Ion Implantation) 공정 SiO 2 절연막을제거한부분의전기적특성을변화시키기위해 p 형도펀트 (III 족 원소 : B, Al, Ga) 또는 n 형도펀트 (V 족원소 : P, As, Sb) 이온들을가속시켜웨이퍼내부에침투시키는공정 Si wafer n-type Si n-type Si Implant 된 dopants Si wafer SiO 2

11. 화학기상증착 (CVD) 공정 CVD (Chemical Vapor Deposition) 가스사이의화학반응을조절하여웨이퍼위에절연막 ( 유전체막 ) 이나전도층을 형성하는공정 - 절연막 3SiCl 2 (g) + H 2 (g) + 4NH 3 (g) Si 3 N 4 (s) + 6HCl(g) +6H 2 (g) 3SiH 4 (g) + 4NH 3 (g) Si 3 N 4 (s) + 12H 2 (g) SiH 4 (g) + 2O 2 (g) SiO 2 (s) + 2H 2 O(g) n-type Si n-type Si 유전체 금속판 커패시터의축전전하량 Q = CV (C) ε s A ε s A 정전용량 C = ε o x (F) = (8.85x10-12 ) x (F) d d ε o : 진공의유전율, ε s : 유전체의비유전율 A: 금속판의면적. d: 금속판사이의거리 wafer - 전도층 : 실리사이드 (Silicide) WSi 2, TiSi 2, MoSi 2, TaSi 2

12. 금속배선 (Metallization) 및 Passivation 공정 배선공정 : 웨이퍼표면에형성된각회로들을알루미늄 (Al) 선으로연결시키는공정. 최근알루미늄선대신에구리선을사용하는공정기술이개발됨. Passivation: 배선공정이완료된웨이퍼의표면에 Si 3 N 4 보호막을형성하는공정. Al SiO 2

13. 칩자동선별및웨이퍼절단공정 칩자동선별 (EDS Test: Electrical Die Sorting Test) 웨이퍼에형성된각반도체칩들의전기적동작상태를검사하여불량품을자동선별하는공정. 웨이퍼절단 : 웨이퍼를다이아몬드톱으로절단하여수많은칩들로분리하는공정

14. Die Bonding 및 Wire Bonding 공정 칩접착 (Die Bonding) : 절단된각칩들을리드프레임 (leadframe) 에붙이는공정 와이어본딩 : 칩의연결단자와리드프레임을가는 Au wire로연결하는공정

15. 몰딩및개별화공정 몰딩 (Molding): 칩을외부로부터보호하기위해에폭시로칩을밀봉하는공정. 개별화 (Singulation): ): 몰딩이완료된반도체패키지를개별화하며 Lead 의 형상을마운팅에적합한형태로성형하는공정

Toward Larger Wafer. Wafer and Chip 칩의대량생산과저비용을위해서, 칩크기를작게 ( 복잡한고집적도기술이요구 ) 웨이퍼크기를크게 (200 nm) (300 nm) 메모리칩 (memory chip) : 수백만개또는그이상의 transistor 와 capacitor 로구성된직접회로 (IC)

Memory Semiconductors ( 메모리반도체 ) (I) 메모리반도체 vs. 비메모리반도체 메모리반도체 - 정보 ( 또는 data) 를저장하는용도 - DRAM, SRAM, ROM 등등 비메모리반도체 - 연산, 논리작업등과같은정보를처리하는용도 - 메모리이외의모든반도체 ex) 중앙처리장치 (CPU), 멀티미디어반도체 메모리반도체 휘발성 (volatile) 반도체 - 전원을끄면, data가소멸되는메모리반도체 비휘발성 (non-volatile) 반도체 - 전원을꺼도 data가그대로남아있는메모리반도체

Memory Semiconductors ( 메모리반도체 ) (II) Data 저장매체의종류 디스크드라이버 메모리반도체 History of DRAM 국가경제의핵심부분 SAMSUNG & HYNIX 세계반도체시장의 30-40% 메모리수출 전체수출액의 20%

Memory Semiconductors ( 메모리반도체 ) (III)

Memory Semiconductors ( 메모리반도체 ) (V) DRAM 메모리반도체의구성 1 개의트랜지스터 (transistor) 와 1 개의커페시터 (capacitor) 로구성 - Capacitor ( 축전기 ): 전자를저장하는장소 전자가채워지면 1, 전자가없어지면 0 - Transistor: Capacitor를이용해서, 0과 1의정보를구분즉, Capacitor가 0 또는 1 중어느값을가지고있는확인 ( 읽기 ) 또는. 그상태를반대로바꾸는역할 ( 쓰기 ) - Memory Cell: 1개의 transistor + 1개의 capacitor - Refresh ( 재충전 ): Capacitor 안에있는전자가짧은시간내에계속소멸 계속적인전자들의축적이요구 ( 초당수억번 ) 유전체 금속판 - + Emitter Base Collector

Types of Memory Semiconductors (I) DRAM (Dynamic Random Access Memory): volatile - PC의주기억장치, 그래픽카드메모리로사용 - 일정주기로 refresh 의동작으로 data 보존 ( 단점) : 전원차단시, 저장된데이터소실 - SRAM에비해큰집적도 ( 장점) - FLASH memory에비해빠른동작속도 ( 장점) SRAM (Static Random Access Memory): volatile - 외부전원이공급되는한, refresh 동작이불필요 ( 장점) - 복잡한구조 (4개의 transistor 필요 ) 와그에따른저집적도 ( 단점)

Types of Memory Semiconductors (II) ROM (Read-only-Memory): non-volatile - PC의 BIOS (Basic Input Output System), 신용카드, 교통카드에이용 - Data 수정이불가 FLASH memory: non-volatile - RAM의장점 ( 읽고쓰기기능 ) 과 ROM의장점 (non-volatile) - SRAM 과 DRAM에비해느린메모리속도 ( 단점) - 저장된 data 일부분의삭제나수정이어려움 주로, 주기억장치로사용하지않고, 순수한 data 저장용으로사용 Flash memory

Next Generation Memory Semiconductors 차세대메모리반도체의특징 - Non-volatile - 빠른처리속도 cf) DRAM: 빠른처리속도, but volatile 차세대메모리반도체의종류 - 상전이 ( 결정질-비정질 ) 메모리결정질 : 재료를구성하는원자들이규칙적으로배열되어있는상태비정질 : 재료를구성하는원자들이무질서하게배열되어있는상태 - 강유전메모리전기쌍극자 (dipole) 를자발적으로갖는재료사용 - 강자성메모리자기쌍극자를자발적으로갖는재료사용 N S + _ 0 _ + 1 S 0 N 1