28 저전력복합스위칭기반의 0.16mm 2 12b 30MS/s 0.18um CMOS SAR ADC 신희욱외 Ⅰ. 서론 Ⅱ. 제안하는 SAR ADC 구조및회로설계 1. 제안하는 SAR ADC의전체구조

Similar documents
THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Jun.; 27(6),

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Sep.; 26(10),

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Oct.; 27(10),

DBPIA-NURIMEDIA

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Sep.; 30(9),

. 서론,, [1]., PLL.,., SiGe, CMOS SiGe CMOS [2],[3].,,. CMOS,.. 동적주파수분할기동작조건분석 3, Miller injection-locked, static. injection-locked static [4]., 1/n 그림

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Jul.; 27(7),

04 김영규.hwp

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Nov.; 26(11),

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE. vol. 29, no. 10, Oct ,,. 0.5 %.., cm mm FR4 (ε r =4.4)

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Nov.; 26(11),

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Mar.; 28(3),

Microsoft PowerPoint - Ch13

05 김성진-1.hwp

184최종

200707Á¤Ã¥¸®Æ÷Æ®_³»Áö

07Á¤Ã¥¸®Æ÷Æ®-pdf¿ë

회원번호 대표자 공동자 KR000****1 권 * 영 KR000****1 박 * 순 KR000****1 박 * 애 이 * 홍 KR000****2 김 * 근 하 * 희 KR000****2 박 * 순 KR000****3 최 * 정 KR000****4 박 * 희 조 * 제

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Feb.; 29(2), IS

<4D F736F F F696E74202D20BEC6B3AFB7CEB1D7B9D7C6C4BFF64943BFF6C5A9BCA55F FBEC8B1E6C3CA2E707074>

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Jun.; 27(6),

<31322E53445FB1E8BFF8B0AD20BFDC2E687770>

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE. vol. 29, no. 6, Jun Rate). STAP(Space-Time Adaptive Processing)., -

6 강남구 청담지구 청담동 46, 삼성동 52 일대 46,592-46,592 7 강남구 대치지구 대치동 922번지 일대 58,440-58,440 8 강남구 개포지구 개포동 157일대 20,070-20,070 9 강남구 개포지구중심 포이동 238 일대 25,070-25,

27집최종10.22

황룡사 복원 기본계획 Ⅵ. 사역 및 주변 정비계획 가. 사역주변 정비구상 문화유적지구 조성 1. 정비방향의 설정 황룡사 복원과 함께 주변 임해전지(안압지) 海殿址(雁鴨池)와 분황사 등의 문화유적과 네트워크로 연계되는 종합적 정비계획안을 수립한다. 주차장과 광장 등 주변

<31392DB9DDB5B5C3BCB9D7C5EBBDC5BCD2C0DA28C0E5BFB5C2F9292E687770>

歯155호

歯156호

歯150호

歯148호

歯154호


THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE. vol. 26, no. 9, Sep GHz 10 W Doherty. [4]. Doherty. Doherty, C

Ⅰ 개요 II 센서특징 III 복합센서 ROIC IV Voltage domain AFE V Time domain AFE 2

1_12-53(김동희)_.hwp

서강대학교 기초과학연구소대학중점연구소 심포지엄기초과학연구소

(b) 미분기 (c) 적분기 그림 6.1. 연산증폭기연산응용회로

第 1 節 組 織 11 第 1 章 檢 察 의 組 織 人 事 制 度 등 第 1 項 大 檢 察 廳 第 1 節 組 대검찰청은 대법원에 대응하여 수도인 서울에 위치 한다(검찰청법 제2조,제3조,대검찰청의 위치와 각급 검찰청의명칭및위치에관한규정 제2조). 대검찰청에 검찰총장,대

<4D F736F F F696E74202D F315F4943BCB3B0E8BFACB1B8BDC7BCD2B0B3C0DAB7E128BED6B4CFB8DEC0CCBCC729>


THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Mar.; 25(3),

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE. vol. 26, no. 3, Mar (NFC: non-foster Circuit).,. (non-foster match

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Nov.; 25(11),

11 함범철.hwp

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Dec.; 27(12),

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Jan.; 25(1), IS

<4D F736F F F696E74202D20B8B6C0CCC5A9B7CEC7C1B7CEBCBCBCAD202834C1D6C2F7207E2038C1D6C2F729>

칠레01-28p 6월27일3차

b77¹¼úÁ¤º¸š

09권오설_ok.hwp

Slide 1


COMFILE_VOL13_ cdr

(JBE Vol. 21, No. 1, January 2016) (Regular Paper) 21 1, (JBE Vol. 21, No. 1, January 2016) ISSN 228

실험 5

2012프로그램내지

DBPIA-NURIMEDIA

PowerPoint Presentation

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Jul.; 27(7),

,.. 2, , 3.. 본론 2-1 가상잡음신호원생성원리, [8].,. 1.,,. 4 km (13.3 μs).,. 2 (PN code: Pseudo Noise co- 그림 2. Fig. 2. Pseudo noise code. de). (LFSR: Line


Energy Insights Vol. 1, No. 12

<333720C0AFC0CEC8A32D4443C1A4C7D5C8B8B7CEB8A65FB0AEB4C25FB4C9B5BF5F C FB7B9B1D6B7B9C0CCC5CD2E687770>

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Jan.; 26(1),

4장 논리 게이트

PowerPoint 프레젠테이션

Journal of the Korean Society of Mechanical Engineers 기 계 저 널 11 ISSN Vol. 51, No. 11 November 2011 CONTENTS 인터뷰 무한내마모연


DBPIA-NURIMEDIA

<5BB0EDB3ADB5B55D B3E2B4EBBAF12DB0ED312D312DC1DFB0A32DC0B6C7D5B0FAC7D02D28312E BAF2B9F0B0FA20BFF8C0DAC0C720C7FCBCBA2D D3135B9AEC7D72E687770>

14.531~539(08-037).fm

DBPIA-NURIMEDIA

- 2 -

전자통신동향분석제 23 권제 6 호 2008 년 12 월 저전력아날로그회로기술 Low-Power Analog Circuit Design IT- 에너지융합부품소재특집 전영득 (Y.D. Jeon) 조민형 (M.H. Cho) 이희동 (H.D. Lee) 권종기 (J.K. Kw

DBPIA-NURIMEDIA

½½¶óÀ̵å Á¦¸ñ ¾øÀ½

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Mar.; 30(3),

THE JOURNAL OF KOREAN INSTITUTE OF ELECTROMAGNETIC ENGINEERING AND SCIENCE Nov.; 25(11),

03 장태헌.hwp

농어촌여름휴가페스티벌(1-112)

ez-md+_manual01

DBPIA-NURIMEDIA

온습도 판넬미터(JTH-05) 사양서V1.0

DBPIA-NURIMEDIA

특허청구의 범위 청구항 1 삭제 청구항 2 삭제 청구항 3 삭제 청구항 4 삭제 청구항 5 픽셀전압, 기준전압, 미세램프전압 및 코스램프전압을 수신하는 증폭기, 상기 코스램프전압을 입력받는 코스램 프전압 입력단과 상기 증폭기 사이에 연결되는 스위치 및 상기 스위치와 증

DBPIA-NURIMEDIA

Microsoft Word - JAVS_UDT-1_상세_메뉴얼.doc

, V2N(Vehicle to Nomadic Device) [3]., [4],[5]., V2V(Vehicle to Vehicle) V2I (Vehicle to Infrastructure) IEEE 82.11p WAVE (Wireless Access in Vehicula

05 목차(페이지 1,2).hwp

33 래미안신반포팰리스 59 문 * 웅 입주자격소득초과 34 래미안신반포팰리스 59 송 * 호 입주자격소득초과 35 래미안신반포팰리스 59 나 * 하 입주자격소득초과 36 래미안신반포팰리스 59 최 * 재 입주자격소득초

정보보안 개론과 실습:네트워크

08 조영아.hwp

12 CO N T E N T S

11 CO N T E N T S

242..

exp

PS4000-¼³¸í¼�


Microsoft Word - LAB_OPamp_Application.doc

Transcription:

Journal of The Institute of Electronics and Information Engineers Vol.53, NO.7, July 2016 http://dx.doi.org/10.5573/ieie.2016.53.7.027 ISSN 2287-5026(Print) / ISSN 2288-159X(Online) 논문 2016-53-7-4 c Abstract c Received ; Revised ; Accepted ;

28 저전력복합스위칭기반의 0.16mm 2 12b 30MS/s 0.18um CMOS SAR ADC 신희욱외 Ⅰ. 서론 Ⅱ. 제안하는 SAR ADC 구조및회로설계 1. 제안하는 SAR ADC의전체구조

2016 년 7 월전자공학회논문지제 53 권제 7 호 29 Journal of The Institute of Electronics and Information Engineers Vol.53, NO.7, July 2016 2. 면적최소화를위한회로설계기법이적용된 DAC Ⅲ. 제안하는 SAR ADC 의주요회로설계기법 1. 제안하는저전력복합스위칭기법

30 저전력복합스위칭기반의 0.16mm 2 12b 30MS/s 0.18um CMOS SAR ADC 신희욱외 n l k n l CV REF n k k CV R EF k E avg com posite i n i i CV R EF

2016 년 7 월전자공학회논문지제 53 권제 7 호 31 Journal of The Institute of Electronics and Information Engineers Vol.53, NO.7, July 2016 2. 제안하는기준전압레인지스케일링기법 3. 제안하는균등분할커패시터구조

32 저전력복합스위칭기반의 0.16mm 2 12b 30MS/s 0.18um CMOS SAR ADC 신희욱외 VREF m V REF V ERROR 4. DAC 면적최소화를위한저항열및커패시터구조 VREFMIS m VREFMIS V m REFMIS

2016 년 7 월전자공학회논문지제 53 권제 7 호 33 Journal of The Institute of Electronics and Information Engineers Vol.53, NO.7, July 2016 5. 빠르고안정적인 SAR 동작과면적및전력소모최소화를위한래치구조의레지스터

34 저전력 복합 스위칭 기반의 0.16mm2 12b 30MS/s 0.18um CMOS SAR ADC 신희욱 외 Ⅳ. 시제품 ADC 제작 및 성능 측정 제안하는 12비트 30MS/s ADC는 0.18um CMOS 공 정으로 제작되었으며, 시제품 ADC의 레이아웃은 그림 12와 같다. 단위 커패시터의 크기는 1.4VP-P의 입력신호 범위, kt/c 잡음 및 ADC에 요구되는 정확도 수준을 고려하여 36.8f를 사용하였다. 사용자 편의에 따라 온칩 기준전류 및 전압 발생기를 사용하지 않을 시 칩 면 적 및 전력소모는 각각 0.16mm2 및 2.25mW이다. 다양 한 시스템 응용을 위해 온-칩 기준전류 및 전압 발생기 를 사용할 경우, 전체 시제품 칩 면적 및 전력소모는 각 각 0.27mm2 및 5.57mW 이다. 그림 13. 시제품 ADC의 측정된 DNL 및 INL Fig. 13. Measured DNL and INL of the prototype ADC. 그림 12. 시제품 ADC 레이아웃 (0.88mm 0.31mm) Fig. 12. Layout of the prototype ADC (0.88mm 0.31mm). 측정된 INL의 경우, 가운데 코드에서의 급격한 변화 로 인해 상대적으로 큰 값을 보이며, 이로 인해 전체 ADC 성능의 제약이 발생한다. 이러한 오차의 주요 원 인은 최상위 비트를 결정하는 커패시터의 부정합이며[3, 13], 이를 해결하기 위해선 커패시터 열의 세밀한 배치설 계 및 별도의 보정기법이 요구된다[14 15]. 그림 14는 제안하는 ADC를 매트랩 모델링하여 커패 시터 및 저항에 부정합을 적용하였을 때의 INL 모의실 험 파형이다. 모의실험 결과 측정된 INL 파형과 유사한 결과를 보이며, 이때의 최상위 비트를 결정하는 커패시 터의 상대 정합 정확도는 약 10비트 수준이다. 표 3에는 제안하는 ADC의 온-칩 기준전류 및 전압 발생기를 제외한 각 블록 별 전력소모를 나타내었다. 저전력 복합스위칭 기법을사용하는 동시에사용되는 단위 커패시터 개수를 22개로 최소화함으로써 DAC의 전력소모를 크게 줄였다. 가장 많은 전력을 소모하는 블록은 전체 전력소모의 약 72%에 해당하는 디지털 SAR 논리회로이며, 이는 미세공정 사용 시 전력소모를 더 줄일 수 있음을 의미한다. 그림 14. 커패시터 및 저항의 부정합을 고려한 INL 모의실험 파형 Fig. 14. Simulated INL with capacitor and resistor mismatches. 표 3. 제안하는 ADC의 각 블록 별 전력소모 Table 3. Power consumption of each block in the proposed ADC. 시제품 ADC의 측정된 differential non-linearity (DNL) 및 integral non-linearity (INL)는 그림 13과 같 이 12비트 해상도에서 각각 최대 0.85LSB 및 2.53LSB 수준을 보인다. 그림 15는 1.8V의 전원전압 조건 및 30MS/s 샘플링 속도에서 5MHz의 입력 주파수가 인가되었을 때의 측정 된 신호 스펙트럼을 나타낸다. 그림 16은 제안하는 시제품 ADC의 측정된 동적성능 을 보여준다. 그림 16(a)는 ADC의 동작속도를 10MS/s 에서 30MS/s까지 증가시킬 때, 5MHz의 차동입력 주파 수에서 측정된 signal-to-noise-and-distortion ratio (SNDR) 및 spurious-free dynamic range (SFDR)의 성 능 변화를 나타낸다. 동작속도가 30MS/s까지 증가하는 동안 측정된 시제품 ADC의 차동 입력에 대한 SNDR 및 SFDR은 각각 59.17dB, 69.40dB 이상을 유지한다. 그 림 16(b)는 30MS/s의 동작속도에서 입력 주파수를 증 가시킬 때의 SNDR 및 SFDR의 성능 변화를 나타낸다. (1034)

2016 년 7 월전자공학회논문지제 53 권제 7 호 35 Journal of The Institute of Electronics and Information Engineers Vol.53, NO.7, July 2016

36 저전력복합스위칭기반의 0.16mm 2 12b 30MS/s 0.18um CMOS SAR ADC 신희욱외 Ⅴ. 결론 REFERENCES μ

2016 년 7 월전자공학회논문지제 53 권제 7 호 37 Journal of The Institute of Electronics and Information Engineers Vol.53, NO.7, July 2016

38 저전력 복합 스위칭 기반의 0.16mm2 12b 30MS/s 0.18um CMOS SAR ADC 신 희 욱(정회원) 저자소개 신희욱 외 정 종 민(정회원) 2015년 중앙대학교 전자공학과 학사. 2015년 현재 서강대학교 전자공학 과 석사과정. <주관심분야: 고속 고해상도 데이터 변환기(A/D, D/A) 설계 등> 2014년 서강대학교 전자공학과 학사. 2014년 2016년 서강대학교 전자공 학과 석사과정. 2016년 현재 (주)동운아나텍 반도 체 부설 연구소 개발 1팀 <주관심분야 : 고속 고해상도 데이터 변환기(A/D, D/A) 설계, 파워 IC 설계, 혼성모드 집적회로 설 계 등> 안 태 지(정회원) 박 준 상(정회원) 2012년 서강대학교 전자공학과 학사. 2014년 서강대학교 전자공학과 석사. 2013년 현재 서강대학교 전자공 학과 박사과정. <주관심분야 : 고속 고해상도 데이터 변환기(A/D, D/A) 설계, 파워 IC 설계, 혼성모드 집적회로 설계 등> 2007년 서울시립대학교 전자전기 컴퓨터공학부 학사. 2007년 2011년 룩센테크놀러지. 2013년 서강대학교 전자공학과 석사. 2013년 현재 서강대학교 전자공학과 박사과정. <주관심분야 : 고속 고해상도 데이터 변환기(A/D, D/A) 설계, 파워 IC 설계 등> 이 승 훈(평생회원) 1984년 서울대학교 전자공학과 학사. 1986년 서울대학교 전자공학과 석사. 1991년 미 Illinois대(UrbanaChampaign) 공학박사. 1987년 1990년 미 Coordinated Science Lab(Urbana) 연구원. 1987년 1993년 미 Analog Devices 책임연구원. 1993년 현재 서강대학교 전자공학과 교수. <주관심분야 : 집적회로 설계, 데이터 변환기 (A/D, D/A) 설계 등> (1038)